当前位置:
文档之家› 桂林电子科技大学通信电子电路及EDA技术B2016年考研复试专业课真题试卷
桂林电子科技大学通信电子电路及EDA技术B2016年考研复试专业课真题试卷
Rc 2.7kΩ , Re 2kΩ , C1 500pF , C2 1000pF , C3 30pF , L 2.5μH 。
(1)画出交流等效电路;
(2)说明振荡器的类型以及振荡器振荡的条件;
(3)计算振荡频率 fs ;
(4)计算反馈系数 F。
EC
Rb1
Rc
Cb Rb2
Re
Ce
#20 bit2 = ~regb;
#30 log1 = !rega;
#40 log2 = !regb;
#50 $finish;
join
endmodule
程序运行后 bit1=
,bit2=
,log1=
,log2=
。
2.阅读程序填空(8 分)
module MULT4B(R,A,B);
output[7:0] R;
。
2. 设丙类高频功放开始工作于临界工作状态,则:单独增大集电极直流电源电压Ec(其他参数不变)
时,功放将进入
工作状态;单独增大负载R(其他参数不变)时,功放将进入
工作状
态。
3. 振幅平衡条件是环路增益 T (o )
,相位平衡条件是 T (o )
。
4. 混频器框图如图所示。设输入信号是载频 fc 100MHz 、最大频偏 fm 100kHz 的 FM 信号,混频
C1 C3
C2 L
3. 某 FM 调 制 器 的 调 制 灵 敏 度 k f 5kHz/V , 调 制 信 号 u (t) 2 cos(2 2000t) , 载 波 uc (t) 10 cos(4 106 t) 。试求:
(1)瞬时频偏 f (t) ; (2)瞬时相移 (t) ; (3)调制指数 mf ;
2.下列不属于常用电阻封装的是( )
A、 0402
B、 0805
C、AXIAL0.4
D、 SIP2
3.常用的“DIP16”封装,第一脚与第二脚之间的间距为( )
A、2mm B、1.5mm C、100mil D、150mil
4.在进行 PCB 设计时,下面那个层定义了印制板的外围大小:
A、keepoutlayer B、multilayer C、topoverlay D、bottomlayer
,非阻塞赋值语句的操作符是
。
4.对于“a=b?d:c”,若 b=1’b0,d=1’b1,c=1’b0,则 a=
。
5.Verilog HDL 中对于边沿的描述,用关键词 posedge 描述上升沿,以
描述下降沿。
6.函数内部可以调用函数,函数的返回值有 个。
7.Verilog 语言以关键词
定义常数。
关键词
桂林电子科技大学 2016 硕士研究生入学考试复试试卷
考试科目代码 311A 考试科目名称:通信电子电路及 EDA 技术 B
请注意:答案必须写在答题纸上(写在试卷上无效)。
通信电子电路
《通信电子电路B》复试试卷A
一、填空题(每空1分,共14分)
1. 理想的LC谐振回路的矩形系数是
,单LC谐振回路的矩形系数是
(4)FM 信号的带宽; (5)瞬时相位(t) ; (6) uFM 的数学表达式。
共4 页 请注意:答案必须写在答题纸上(写在试卷上无效)。
第2 页
EDA 技术
一、 选择题(每题 2 分,共 10 分)
1.下面属于 Verilog HDL 线网型变量的是( )
A、 reg B、 integer C、 time D、wire
W。
6. 已知调制信号为 u (t) U cos 2 103t ,调相指数 mp 10 ,此时PM波的带宽是 若
kHz。
U 、调制信号频率F增大一倍,此时PM波的带宽变为
kHz。
7. 锁相环路包含
、
和鉴相器。
二、计算题(每题12分,共36分)
1. 谐振回路如图所示。设电感的损耗忽略不计,信号源接在电感线圈的中心抽头,信号源的幅度为 5mA,信号源内阻 Rs 5kΩ , C 200pF , L1 L2 10μH ,负载电阻 RL 20kΩ 。
器输出取低中频:fI fL fc ,本振频率 fL 102MHz ,则 fI =
MHz,fm =
kHz。
fc
fI
fm
fL
f
m
5. AM 信号的载波频率为 100kHz,载波振幅为 10V,调制信号频率为 10kHz。则 AM 信号带宽为
kHz,AM 信号载波分量消耗在单位电阻上的功率为
5.当下载程序到 CPLD 中,是将数据写入到 CPLD 的()
A、SRAM B、EPROM C、E2ROM D、FLASH
二、填空题(每题 2 分,共 14 分)
1.多条块赋值语句一般以关键词 begin 开始,以关键词
结束。
2.状态机按信号输出方式分,有米利型和
型两种。
3.阻塞赋值语句的操作符是
input[4:1] A,B;
reg [7:0] R;
integer i;
always@(A or B)
begin
R=0;
for (i=1;i<=4;i++)
if(B[i]) R=R+(A<<(i-1));
end endmodule
若 A= 4'b1011,B= 4'b1010,程序运行
(1)画出阻抗变换等效后的等效电路; (2)计算谐振频率 f0 ;
(3)回路的总电导 g ; (4)计算有载品质因数 QL ; (5)计算回路的通频带 B 。
共4 页
第1 页
请注意:答案必须写在答题纸上(写在试卷上无效)。
L1
C
RL
is
Rs L2
2. 下图所示 LC 正弦波振荡电路,图中 Cb 、 Ce 为旁路电容, Rb1 15kΩ , Rb2 7.5kΩ ,
module negation();
reg [3: 0] rega, regb;
reg [3: 0] bit1,bit2;
reg log1,log2;
initial begin
rega = 4'b1011;
regb = 4'b0000;
end
initial fork
#10 bit1 = ~rega;
三、EDA 名词解释(10 分) 写出下列缩写的中文含义:
ASIC: FPGA: CPLD: EDA: IP:
RTL: SOPC: LPM: IEEE: ISP:
四、阅读以下程序并回答问题(每空 2 分共 16 分)
共 4页 请注意:答案必须写在答题纸上(写在试卷上无效)。
第3 页
1. 阅读程序填空(8 分)