第十三章几种常用的时序逻辑电路一、填空题1.与组合逻辑电路不同,时序逻辑电路的特点是:任何时刻的输出信号不仅与____________有关,还与____________有关,是______(a.有记忆性b.无记忆性)逻辑电路。
2.触发器是数字电路中______(a.有记忆 b.非记忆)的基本逻辑单元。
3.在外加输入信号作用下,触发器可从一种稳定状态转换为另一种稳定状态,信号终止,稳态_________(a.不能保持下去 b. 仍能保持下去)。
4. JK触发器是________(a.CP为1有效b.CP边沿有效)。
+=+是_______触发器的特性方程。
5.1n n nQ JQ KQ6.1n n+=+是________触发器的特性方程,其约束条件为Q S RQ___________。
+=+是_____触发器的特征方程。
7.1n n nQ TQ TQ8.在T触发器中,若使T=____,则每输入一个CP,触发器状态就翻转一次,这种具有翻转功能的触发器称为'T触发器,它的特征方程是________________。
9.我们可以用JK触发器转换成其他逻辑功能触发器,令__________________,即转换成T触发器;令_______________,即转换为'T触发器;令________________,即转换成D触发器。
10.我们可以用D触发器转换成其他逻辑功能触发器,令__________________,即转换成T触发器;令_______________,即转换为'T触发器。
11.寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。
12.寄存器分为_________寄存器和__________寄存器。
13.双拍工作方式的数码寄存器工作时需_____________。
14.按计数器中各触发器翻转时间可分为_________,________。
15.在计数过程中,利用反馈提供置数信号,使计数器将指定数置入,并由此状态继续计数,可构成N 进制计数器,该方法有________置数和________置数两种。
16.将模为M 和N 的两片计数器________(a.串接 b.并接),可扩展成_________进制的计数器。
17.触发器有______个稳定状态,所以也称____________。
18. 74LS194是____________寄存器。
二、选择题1. Q =1,0Q =,称为触发器的( )。
A.1态B.0态C.稳态D.暂稳态2.在下列触发器中,有约束条件的是( )。
A.JK 触发器B.D 触发器C.同步RS 触发器D.T 触发器 3.一个触发器可记录一位二进制代码,它有( )个稳态。
A.0 B.1 C.2 D.3 4.存储8位二进制信息要( )个触发器。
A.2B.4C.8D.16 5.对于T 触发器,若原态Q n =0,欲使新态Q n +1=1,应使输入T =( )。
A.0B.1C.QD.以上都不对 6.对于T 触发器,若原态Q n =1,欲使新态Q n +1=1,应使输入T =( )。
A.0B.1C.QD.以上都不对 7.对于D 触发器,欲使Q n +1=Q n ,应使输入D =( )。
A.0 B.1 C.Q D.Q8.对于J K 触发器(特性方程1n n nQ J Q K Q +=+),若J =K ,则可完成( )触发器的逻辑功能。
A.RSB.DC.TD.T ˊ9.欲使JK 触发器(特性方程1n n n Q J Q K Q +=+)按Q n +1=Q n 工作,不可使J K 触发器的输入端( )。
A.J=K=1B.J =Q,K =QC. J=0,K=QD.J=Q,K=010.欲使J K 触发器(特性方程1n n n Q J Q K Q +=+)按Q n +1=Q n 工作,可使J K触发器的输入端()。
A.J=K=0B. J=1,K=QC.J=K=Q,D.J=Q,K=0+=+)按Q n+1=0工作,11.欲使J K触发器(特性方程1n n nQ J Q K Q可使J K触发器的输入端()。
A.J=K=0B.J=Q,K=0C.J=Q,K=1D.J=K=1+=+)按Q n+1=1工作,12.欲使J K触发器(特性方程1n n nQ J Q K Q可使J K触发器的输入端()。
A.J=K=1B.J=K=0C.J=K=QD. J=Q,K=013.欲使D触发器按Q n+1=Q n工作,应使输入D=()。
A.0B.1C.QD.Q14.下列触发器中,不能在C P上升/下降沿翻转从而克服了空翻现象的是()。
A.边沿D触发器B.基本R S触发器C.J K触发器D.T触发器15.下列触发器中,没有约束条件的是()。
A.基本R S触发器B.主从R S触发器C.同步R S触发器D.边沿D触发器16.描述触发器的逻辑功能的方法没有()。
A.状态转换真值表B.特性方程C.状态转换图D.触发脉冲信号17.为实现将J K触发器转换为D触发器,应使()。
A.J=D,K=DB. K=D,J=DC.J=K=DD.J=K=D18. D触发器是一种()稳态电路。
A.无B.单C.双D.多19.实验中用的功能较强的74LS194是()。
A.右移寄存器B.左移寄存器C.双向移位寄存器D.数码寄存器20.集成同步二进制计数器74LS161不具有______功能。
A.置数B.保持C.清零D.锁存三、判断题1.时序逻辑电路的特点是任何时刻的输出信号仅与电路原来状态有关。
()2.触发器是数字电路中具有记忆功能的基本逻辑单元。
()3.触发器输出端有两个稳定状态,即0态和1态。
()4.触发器也称单稳态触发器。
()5.触发器的外加输入信号终止后,稳态仍能保持下去。
()6. 74LS163是4位二进制异步计数器。
()7.边沿触发器的状态变化发生在CP上升沿或下降沿到来时刻,其他时间触发器状态均不变。
()8. JK触发器属于边沿触发器,CP上升沿或下降沿时有效。
()9.令J=K=T=1,可将JK触发器转换成T触发器。
()10.寄存器存放数据的方式只有并行一种。
()11.寄存器取出数据的方式有并行和串行输出两种。
()12.计数器可用于累计输入脉冲个数,分频,定时,执行数字运算等,应用广泛。
()13. 74LS161是集成同步二进制计数器。
()14.基本RS触发器的约束条件是1RS=。
()15.反馈清零法是在计数过程中利用某个中间状态反馈到清零端,迫使计数器返回到0,再重新开始计数。
()四、简答题1.图示是用与非门组成的基本RS触发器试根据其特性表,并写出特性方程和约束条件。
2. 用JK 触发器(特性方程1n n nQ J Q K Q +=+)可以转换成其他逻辑功能触发器,适当连接给出的JK 触发器的输入端分别将其转换成: 1).T 触发器(1n n n Q TQ TQ +=+) 2).T ’触发器(1n n Q Q +=) 3).D 触发器(1n Q D +=)3.写出JK 触发器,T 触发器,T ’触发器,D 触发器的特性方程。
4.同步计数器的同步是指什么?5.将两个二输入与非门的输出接回到对方的输入之一,则可组成什么触发器?试列出其特性表6.基本RS触发器如图所示,试画出Q对应R和的波形(设Q的初态为0)。
7.同步RS触发器(CP=1时R和S信号有效且等同与基本RS触发器)如图所示,试画出Q对应R和S的波形(设Q的初态为0)。
8.用2个或非门也可以组成基本RS触发器。
1).试画出逻辑电路。
2).试列出其特性表。
9.已知CP、D的波形如图题5-6,试画出高电平有效和上升沿有效D触发器Q的波形(设Q的初态为0)。
10.设图中的触发器的初态均为0,试画出Q端的波形。
11.设图中的触发器的初态均为0,试画出对应A、B的X、Y的波形。
+=+,D触发器的特性方程是12.基本RS触发器的特性方程是:1n nQ S RQn1+=,比较这两个方程,试将基本RS触发器转换为D触发器。
Q D13.由或非门组成的基本RS触发器输入波形如图所试,试画出输出Q和Q端的波形。
设触发器的初始状态为Q=0。
+=,CP上升沿有效,CP=1时有效)的输入波形如图所14.同步D触发器(1nQ D示,试画出输出Q和Q的波形。
设触发器的初始状态为Q=0。
15. TTL边沿JK触发器如图(a)所示,输入CP、J、K端的波形如图(b)所示,试对应画出输出Q和Q端的波形。
设触发器的初始状态为Q=0。
16.电路如图(a)所示,输入CP、A、B的波形如图(b)所示,试画出Q和Q端的输出波形。
设触发器的初始状态为Q=0。
17.如图所示各边沿D触发的初始状态都为0,试对应输入CP波形画出Q端的输出波形。
18.如图所示各边沿JK 触发器的初始状态都为1,试对应CP 波形画出Q 端的输出波形(1n n n Q JQ KQ +=+)。
19.下降沿触发的边沿JK 触发器的输入CP 、J 、K 和R D 端的波形如图所示(1n n n Q JQ KQ +=+),D R 为异步置0端,低电平有效。
试画出输出Q 端的波形。
设触发器的初始状态Q=0,且1=D S 。
20.我们经常要对计数器电路进行分析。
当给你一个逻辑电路的实例时,大体分析步骤如何?21.电路如图(a)所示,输入时钟脉冲CP如图(b)所示,试画出输出Q0和Q1端的波形。
设触发器的初始状态Q0=Q1=0。
22.移位寄存器有哪几种?23.在图(a)所示的边沿触发器中,输入CP、D端的波形如图(b)所示,试画出Q和Q1端的输出波形。
设触发器的初始状态为Q=Q1=0。
24.图示是用反馈同步置数法构成的N进制计数器,是多少进制?25.图示是用反馈同步置数法构成的N进制计数器,是多少进制?27.试用D触发器转换成T触发器,并画出电路图。
五、计算题1.试分析图所示的时序电路1).写出驱动方程2).写出状态方程3).列出状态转换表4).画出状态转换图5).说明其逻辑功能2. 74LS163是4位二进制同步计数器(同步清零),试分析图示电路是几进制计数器。
3. 74LS163是4位二进制同步计数器(同步清零),试分析图示电路是几进制计数器。
4. 74LS161是同步二进制计数器,异步反馈清零。
试回答下面的计数器构成了几进制?1).2).。