当前位置:文档之家› 多功能数字钟设计

多功能数字钟设计

摘要本实验是利用QuartusII 7.0软件设计一个多功能数字钟,进行试验设计和仿真调试,实现了计时,校时,校分,清零,保持和整点报时等多种基本功能,并下载到SmartSOPC实验系统中进行调试和验证。

此外还添加了显示星期,闹钟设定等附加功能,使得设计的数字钟的功能更加完善。

关键字:QuartusII、数字钟、多功能、仿真AbstractThis experiment is to design a digital clock which is based on Quartus software and in which many basic functions like time-counting,hour-correcting,minute-correcting,reset,time-holding and belling on the hour. And then validated the design on the experimental board. In addition, additional functions like displaying and resetting the week and setting alarm make this digital clock a perfect one.Key words: Quartus digital-clock multi-function simulate目录一.设计要求 (4)二.工作原理 (4)三.各模块说明 (5)1)分频模块 (5)2)计时模块 (7)3)动态显示模块 (9)4)校分与校时模块 (10)5)清零模块 (11)6)保持模块 (12)7)报时模块 (12)四.扩展模块 (12)1)星期模块 (12)2)闹钟模块 (13)五.总电路的形成 (16)六.调试、编程下载 (17)七.实验感想 (17)八.参考文献 (20)一、设计要求1.设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时等基本功能。

2.具体要求如下:1)能进行正常的时、分、秒计时功能,最大计时显示23小时59分59秒。

2)分别由六个数码管显示时分秒的计时。

3)K1是系统的使能开关,K1=0正常工作,K1=1时钟保持不变。

4)K2是系统的清零开关,K2=0正常工作,K2=1时钟的分、秒全清零。

5)在数字钟正常工作时可以对数字钟进行快速校时和校分。

K3是系统的校分开关,K3=0正常工作K3=1时可以快速校分;K4是系统的校时开关,K4=0正常工作,K4=1时可以快速校时。

3.设计提高部分要求1)时钟具有整点报时功能,当时钟计到59’53”时开始报时,在59’53”, 59’55”,59’57”时报时频率为512Hz,59’59”时报时频率为1KHz。

2)星期显示:星期显示功能是在数字钟界面显示星期,到计时到24小时时,星期上显示的数据进一位。

3)闹表设定:通过开关切换显示至闹钟界面,利用闹钟校时和校分开关对闹钟时间进行设定,且不影响数字钟计时。

当计时到闹钟设定时间蜂鸣器鸣叫。

4. 仿真与验证用Quartus软件对设计电路进行功能仿真,并下载到实验板上对其功能进行验证。

二、工作原理数字计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,控制电路按要求可由校分校时电路、清零电路和保持电路组成。

其中,脉冲发生电路将试验箱提供的48Mhz的频率分成电路所需要的频率;计时电路与动态显示电路相连,将时间与星期显示在七段数码管上,并且驱动蜂鸣器整点报时;校时校分电路对时、分、星期提供快速校时;清零电路作用时,系统的分秒时同时归零;保持电路作用时,系统停止计时并保持时间不变。

其原理框图如图所示:三、 各模块说明1、分频模块分频模块将实验箱提供的48MHZ 的频率分频,得到所需的频率。

实验中需要1HZ 作为时秒、分、时的时钟信号,2HZ 作为校分、校时的时钟信号,512HZ 、1000HZ 作为报时蜂鸣所需频率信号等。

(1)二分频2fp波形图如下:计时电路校分、时控制电路清零、使能控制电路报时电路译码、动态显示电路(时分秒显示)(年月日显示)分频(时基信号形成电路)系统频率为48000000Hz1Hz 500Hz ,1KHz 1KHz(2)三分频3fp 波形图如下:(3)十分频10fp波形图如下:(4)分频器总体电路fengping2、计时模块计时电路包括秒,分,时,星期四个模块,依次进位。

其中秒和分的模块类似,都是一个模六十计数器,时模块是一个模24计数器,而星期则是一个特殊的模7计数器。

设计时采用的是同步计数器,它们所接的时钟信号均为1Hz。

(1)秒计时模块miao当秒计时至59秒时由四与非门输出一个低电平将秒个位及秒十位置零,同时变换此低电平为高作为进位信号传递给分个位。

波形图如下:(2)分计时模块fen观察可发现其结构与秒计时模块一致,唯一不同的是由于分清零的条件不仅是分计到59,而且秒也要计到59,故清零信号的输入还要添加秒计时模块的输出。

波形图与秒计时模块的相类似。

(3)时计时模块shi时计时模块与秒,分模块类似,只是进位信号要设计在23时置零进位,并且要等到秒与分信号都计到59时它才能进位清零,故清零信号的输入还要添加秒和分计时模块的输出。

波形图如下:3、动态显示模块此模块是用于数码管的动态显示,在本实验中一共需要7个数码管参与显示(秒2位,分2位,时2位,星期1位),所以计数器74161设计为模7的循环,其输出既作为4片74151的控制端,又作为3-8译码器74138的控制端。

因为只有一片BCD译码器7447,所以当计数器到某一个数值时,四片74151同时选取对应位的一个输入组成计时器某一位的BCD编码接入显示译码器7447,与此同时根据计数器的数值,74138译码器也从七个显示管的使能端选择对应位有效,从而在实验箱上显现一个有效数据。

扫描的频率为几千赫兹,因为人眼视觉停留的原因,会感觉七个数码管同时显示。

原理图如下:xianshi4、校分与校时模块(1)校分模块jiaofen当K3为0时,校分模块输出1Hz的脉冲供给分计时模块正常计数;当K3为1时,校分模块输出2Hz的脉冲供给分计时模块校分。

其中为了防止拨开关时引发的颤动给校分带来影响,在校分模块中加入了消颤的D触发器。

由于校分的时候无论秒计时模块是否计到59,都能进行校分,故秒计时模块的输出要与开关K3相或才能供给校分模块的使能端。

(2)校时模块jiaoshi当K4为0时,校时模块输出1Hz的脉冲供给时计时模块正常计数;当K4为1时,校时模块输出2Hz的脉冲供给时计时模块校分。

其中为了防止拨开关时引发的颤动给校时带来影响,在校时模块中加入了消颤的D触发器。

由于校时的时候无论秒和分计时模块是否都计到59,都能进行校时,故秒计时模块的输出要与开关K4相或才能供给校分模块的使能端。

5、清零模块通过增加一个开关K2来控制计时电路,开关通过非门直接接在每个74160的清零端,当开关断开时,计时器正常工作,当开关闭合时,计时器清零。

K2=0,RD=1;K2=1,RD=0。

Qingling6、保持模块通过开关K1控制秒的使能信号,当秒停止计时,计时器就“保持”了。

K1=0,ENT=1;K1=1,ENT=0。

7、报时模块当电路计时到59分53,55,57秒时,分别发出一声较低的蜂鸣声;当计时到59分59秒时,发出一声较高的蜂鸣声。

需要在某时刻报时,就将该时刻输出为“1”的信号作为触发信号,选通报时脉冲信号进行报时。

设计思路:设F是报时函数,F1是低音报时函数,F2是高音报时函数。

所有函数为高电平时报时。

则有:F=59’53’’F1+59’55’’F1+59’57’’F1+59’59’’F2=59’51’’(2’’F1+4’’F1+6’’F1+8’’F2)=59’51’’·(2’’F1·4’’F1·8’’F2)原理图如下:baoshi四、扩展模块1、星期模块星期计时关键是实现一个模七的计时循环,这里利用同步十进制计数器74160来实现。

星期的跳变需要秒分计到59并且时计到23,即时的进位输出。

原理图如下:week2、闹钟模块闹钟模块的设计主要需要解决三个问题,分别是闹钟校分校时的控制,显示模块的复用和闹铃在规定的时间响起。

(1)闹钟校分校时的控制以2HZ频率来校分和校时,原理图分别如下:cfencshi用开关K7控制界面,K3和K4控制校分和校时,原理图如下:cfenshi(2)显示模块复用用K7控制选择器的输出,当K7=0时,输出的是计时器的值,K7=0时切换至闹钟校分校时界面,原理图如下:naobiao其中,32选16的内部电路如下图:32xuan16显示模块的复用是通过设计一个32选16的选择器实现的。

由于K7是闹钟模式控制开关,当K7为0时选择正常计数输出给显示模块,当K7为1时,选择闹钟校时的输出给显示模块显示。

这样做的好处是不需要新增显示模块,节约工作量。

(3)闹钟定时响起计时输出与闹钟校分校时结果比较:naozhong其中,comp模块内部电路:comp闹钟定时响起的条件是计数时间与设定时间一致,这就需要一个比较器来实现,比较器的输出接蜂鸣器,当输入数据相等时比较结果为高电平,从而驱动蜂鸣器。

五、总电路的形成(1)计时器电路jishi该计时器电路中,不仅包含了秒、分、时电路,同时将校分、校时、保持、清零电路一起连入,形成完整的计时器基本电路。

(2)总电路六、调试、编程下载选择“Processing-start complication”进行全编译,编译通过后要进行管脚分配,选择“Assignments Pins”,在打开的对话框中的“Location”栏中选择相应的管脚填入,并将未用到的管脚置为三态,最后将程序下载到SmartSOPC实验系统中运行,检验结果是否正确。

七、实验感想1问题和解决在本次试验中,从对软件的不熟悉到熟悉,从对原理的了解到认知深入,以及在硬件平台的实战演示,整个过程都出现了这样那样的问题,预料之中和之外的,在此,我将我所遇到的问题和解决方案进行如下总结:(1)软件应用首先是编译,因为没有习惯QuartusII软件,所以在一开始很容易就会忘记将所要编译的文件设为头文件,因此做了很多无用功,且解决不了问题。

渐渐熟悉软件后此问题就迎刃而解了。

其次是在编译中出现的错误,一开始不能理解那些专业英文术语的解释,因此也很难知道自己究竟错在哪里,后来慢慢熟悉了软件就了解到,本软件对命名的要求很高,不区分大小写,输入输出必须对称等。

相关主题