本章节我们来说说最基本的测试——开短路测试(Open-Short Test),说说测试的目的和方法。
一.测试目的Open-Short Test也称为ContinuityTest或Contact Test,用以确认在器件测试时所有的信号引脚都与测试系统相应的通道在电性能上完成了连接,并且没有信号引脚与其他信号引脚、电源或地发生短路。
测试时间的长短直接影响测试成本的高低,而减少平均测试时间的一个最好方法就是尽可能早地发现并剔除坏的芯片。
Open-Short测试能快速检测出DUT是否存在电性物理缺陷,如引脚短路、bond wire缺失、引脚的静电损坏、以及制造缺陷等。
另外,在测试开始阶段,Open-Short测试能及时告知测试机一些与测试配件有关的问题,如ProbeCard或器件的Socket没有正确的连接。
二.测试方法Open-Short测试的条件在器件的规格数或测试计划书里通常不会提及,但是对大多数器件而言,它的测试方法及参数都是标准的,这些标准值会在稍后给出。
基于PMU的Open-Short测试是一种串行(Serial)静态的DC测试。
首先将器件包括电源和地的所有管脚拉低至“地”(即我们常说的清0),接着连接PMU到单个的DUT 管脚,并驱动电流顺着偏置方向经过管脚的保护二极管——一个负向的电流会流经连接到地的二极管(图3-1),一个正向的电流会流经连接到电源的二极管(图3-2),电流的大小在100uA到500uA之间就足够了。
大家知道,当电流流经二极管时,会在其P-N结上引起大约0.65V的压降,我们接下来去检测连接点的电压就可以知道结果了。
既然程序控制PMU去驱动电流,那么我们必须设置电压钳制,去限制Open管脚引起的电压。
Open-Short测试的钳制电压一般设置为3V——当一个Open的管脚被测试到,它的测试结果将会是3V。
串行静态Open-Short测试的优点在于它使用的是DC测试,当一个失效(failure)发生时,其准确的电压测量值会被数据记录(datalog)真实地检测并显示出来,不管它是Open引起还是Short导致。
缺点在于,从测试时间上考虑,会要求测试系统对DUT的每个管脚都有相应的独立的DC测试单元。
对于拥有PPPMU结构的测试系统来说,这个缺点就不存在了。
当然,Open-Short也可以使用功能测试(Functional Test)来进行,我会在后面相应的章节提及。
图3-1.对地二极管的测试测试下方连接到地的二极管,用PMU抽取大约-100uA的反向电流;设置电压下限为-1.5V,低于-1.5V(如-3V)为开路;设置电压上限为-0.2V,高于-0.2V(如-0.1V)为短路。
此方法仅限于测试信号管脚(输入、输出及IO口),不能应用于电源管脚如VDD和VSS.图3-2.对电源二极管的测试测试上方连接到电源的二极管,用PMU驱动大约100uA的正向电流;设置电压上限为1.5V,高于1.5V(如3V)为开路;设置电压下限为0.2V,低于0.2V(如0.1V)为短路。
此方法仅限于测试信号管脚(输入、输出及IO口),不能应用于电源管脚如VDD和VSS.电源类管脚结构和信号类管脚不一样,无法照搬上述测试方法。
不过也可以测试其开路情形,如遵循已知的良品的测量值,直接去设置上下限。
第四章.DC参数测试(1)摘要本章节我们来说说DC参数测试,大致有以下内容,⏹欧姆定律等基础知识⏹ DC测试的各种方法⏹各种DC测试的实现⏹各类测试方法的优缺点基本术语在大家看DC测试部分之前,有几个术语大家还是应该知道的,如下:Hot Switching 热切换,即我们常说的带电操作,在这里和relay(继电器)有关,指在有电流的情况下断开relay或闭合relay的瞬间就有电流流过(如:闭合前relay两端的电位不等)。
热切换会减少relay的使用寿命,甚至直接损坏relay,好的程序应避免使用热切换。
Latch-up 闩锁效应,由于在信号、电源或地等管脚上施加了错误的电压,在CMOS 器件内部引起了大电流,造成局部电路受损甚至烧毁,导致器件寿命缩短或潜在失效等灾难性的后果。
BinningBinning(我很苦恼这玩意汉语怎么说——译者)是一个按照芯片测试结果进行自动分类的过程。
在测试程序中,通常有两种Binning的方式——hard binning和soft binning. Hardbinning控制物理硬件实体(如机械手)将测试后的芯片放到实际的位置中去,这些位置通常放着包装管或者托盘。
Soft binning控制软件计数器记录良品的种类和不良品的类型,便于测试中确定芯片的失效类别。
Hard binning的数目受到外部自动设备的制约,而Soft binning的数目原则上没有限制。
下面是一个Binning的例子:Bin# 类别01 100MHz下良品02 75MHz下良品10 Open-Short测试不良品11 整体IDD测试不良品12 整体功能测试不良品13 75MHz功能测试不良品14 功能测试VIL/VIH不良品15 DC测试VOL/VOH不良品16 动态/静态IDD测试不良品17 IIL/IIH漏电流测试不良品从上面简单的例子中我们可以看到,Hard bin 0,Soft bin 01-02是良品,是我们常说的GoodBin;而Hard bin 1,Soft bin 10-17是不良品,也就是我们常说的FailedBin。
测试程序必须通过硬件接口提供必要的Binning信息给handler,当handler接收到一个器件的测试结果,它会去判读其Binning的信息,根据信息将器件放置到相应位置的托盘或管带中。
第四章.DC参数测试(2)Program Flow测试程序流程中的各个测试项之间的关系对DC测试来说是重要的,很多DC测试要求前提条件,如器件的逻辑必须达到规定的逻辑状态要求,因此,在DC测试实施之前,通常功能测试需要被验证无误。
如果器件的功能不正确,则后面的DC测试结果是没有意义的。
图4-1的测试流程图图解了一个典型的测试流程,我们可以看到Gross Functional Test在DC Test之前实施了,这将保证所有的器件功能都已经完全实现,并且DC测试所有的前提条件都是满足要求的。
我们在制定测试程序中的测试流程时要考虑的因素不少,最重要的是测试流程对生产测试效率的影响。
一个好的流程会将基本的测试放在前面,尽可能早的发现可能出现的失效,以提升测试效率,缩短测试时间。
其它需要考虑的因素可能有:测试中的信息收集、良品等级区分等,确保你的测试流程满足所有的要求。
图4-1.测试流程生产测试进行一段时间后,测试工程师应该去看看测试记录,决定是否需要对测试流程进行优化——出现不良品频率较高的测试项应该放到流程的前面去。
Test Summary测试概要提供了表明测试结果的统计信息,它是为良率分析提供依据的,因此需要尽可能多地包含相关的信息,最少应该包含总测试量、总的良品数、总的不良品数以及相应的每个子分类的不良品数等。
在生产测试进行的时候,经常地去看一下Test Summary可以实时地去监控测试状态。
图4-2显示的是一个Summary的实例。
第四章.DC参数测试(3)DC测试与隐藏电阻许多DC测试或验证都是通过驱动电流测量电压或者驱动电压测量电流实现的,其实质是测量电路中硅介质产生的电阻值。
当测试模式为驱动电流时,测量到的电压为这部分电阻上产生的电压;与之相似,驱动电压时,测量到的电流为这部分电阻消耗的电流。
我们按照器件规格书来设计半导体电路,基本上每条半导体通路的导通电压、电路电阻等详细的参数都已规定;整体传导率也可能随着器件不同的功能状态而改变,而处于全导通、半导通和不导通的状态。
在DC参数测试中欧姆定律用于计算所测试的电阻值,验证或调试DC测试时,我们可以将待测的电路看作电阻来排除可能存在的缺陷,通过驱动和测量得到的电压和电流值可以计算出这个假设电阻的阻抗。
Parameter Description Test Conditions Min Max UnitVDD=Min, IOL=8.0mA0.4V VOL Output LowVoltage我们可以用VOL这个参数来举例说明:VOL=0.4V,IOL=8.0mA,这个参数陈述了输出门电路驱动逻辑0时在输出8mA电流情况下其上的电压不能高于0.4V这样一个规则。
了解了这个信息,我们可以通过欧姆定律去计算器件管脚上拥有的输出电阻,看它是否满足设计要求。
通过定律公式R=V/I我们可以知道,器件设计时,其输出电阻不能高于50ohm,但是我们在规格书上看不到“输出电阻”字样,取而代之的是VOL和IOL这些信息。
注:很多情况下我们可以用电阻代替待测器件去验证整个测试相关环节的正确性,它能排除DUT以外的错误,如程序的错误或负载板的问题,是非常有效的调试手段。
图4-3.VOH测试阻抗计算VOH测试检验了器件当输出逻辑1时输出管脚输送电流的能力,另一种检验这种能力的途径则是测量逻辑1状态时输出端口的阻抗。
如图4-4,施加在等效电路中电阻上的压降为E=4.75-2.4=2.35V,I=5.2mA,则R=E/I=452ohm,那么此输出端口的阻抗低于452ohm时,器件合格。
在调试、分析过程中将管脚电路合理替换为等效电路可以帮助我们简化思路,是个不错的方法。
图4-4.等效电路测试方法与VOH/IOH一样,VOL/IOL测试也可以通过静态或动态方式实现,这里我们还是先说说静态方法。
如图4-5,静态测试时,器件的所有输出管脚被预置到输出逻辑0状态,测试机的PMU单元通过内部继电器的切换连接到待测的输出管脚,接着驱动(灌入)IOL电流,测量此时管脚上的电压值并与定义的VOL相比较,如果测量值高于VOL,则判不合格。
对于单个PMU的测试机来说,这个过程不断地被重复直到所有的输出管脚都经过测试,而PPPMU结构的测试机则可以一次完成。
注:1)使用VDDmin作为此测试最差情形;2)IOL是灌入的电流,对测试机来说它是正电流;3)测试时需要设置电压钳制。
图4-5.VOL测试阻抗计算VOL测试检验了器件当输出逻辑0时输出管脚吸收电流的能力,另一种检验这种能力的途径则是测量逻辑0状态时输出端口的阻抗。
如图4-6,施加在等效电路中电阻上的压降为E=VOL-VSS=0.4V,I=8mA,则R=E/I=50ohm,那么此输出端口的阻抗低于50ohm时,器件合格。
图4-6.等效电路故障寻找开始Trouble Shooting前,打开dataloger纪录测量结果,如果待测器件有自己的标准,测试并纪录测量结果后,所得结果不外乎以下三种情况:1. VOL电压正常,测试通过;2. 在正确输出逻辑0条件下,VOL电压测量值高于最大限定,测试不通过;3. 在错误的输出条件下,如逻辑1,VOL电压测量值远高于最大限定,测试不通过。