同步练习
一、填空题
1.具有两个稳定状态并能接收、保持和输出送来的信号的电路叫。
2.1级触发器可以记忆二进制信息,1位二进制信息有2种状态。
3.主从结构的触发器主要用来解决。
4.集成触发器有、和3种结构。
5.触发器功能的表示方法有、、和。
6.主从结构的JK触发器存在。
7.由与非门构成的基本RS触发器约束条件是。
Q。
8.试填写如表5.7所示的JK触发器特性表中的1+n
Q。
9.试填写如表5.8所示的RS触发器特性表中的1+n
10.边沿JK触发器解决了主从JK触发器的问题。
11.根据在CP控制下,逻辑功能的不同,常把时钟触发器分为、、、和5种类型。
12.JK触发器的特性方程为。
13.既克服了空翻现象,又无一次变化问题的常用集成触发器有和
两种。
14.维持-阻塞D触发器是在CP 触发,其特性方程为。
15.主从JK触发器克服了钟控电平触发器的毛病,但存在有
问题。
16.同步式时钟触发器是高电平触发方式,它存在 毛病。
17.主从型触发器的一次变化问题是指在CP =1期间,主触发器可能且仅能 而带来的问题。
18.N 级触发器可以记忆 种不同的状态。
19.把JK 触发器转换为T ‘触发器的方法是 。
20.把D 触发器转换为T ‘触发器的方法是 。
二、单向选择题
1.主从JK 触发器是( )。
①.在CP 上升沿触发 ②.在CP 下降沿触发
③.在CP =1的稳态下触发 ④.与CP 无关的
2.已知RS 是或非门构成的基本RS 触发器的输入端,则约束条件为( )。
①.RS =0 ②.R +S =1
③.RS =1 ④.R +S =0
3.已知R 、S 是2个与非门构成的基本RS 触发器输入端,则约束条件为( )。
①.R +S =1 ②.R +S =0
③.RS =1 ④.RS =0
4.若JK 触发器的原状态为0,欲在CP 作用后仍保持为0状态,则激励函数JK 的值应是( )。
①.J =1,K =1 ②.J =0,K =0
③.J =0,K =d ④.J =d ,K =d
5.下列电路中,只有( )不能实现n
n Q Q =+1
6.T 触发器特性方程( )。
①.n n n Q T TQ Q +=+1 ②.n n Q T Q =+1 ③.n n n Q T Q T Q +=+1 ④.n n Q T Q
=+1 7.如下各触发器电路中,能实现A Q Q n n +=+1功能的电路是( )。
8.维持-阻塞D 触发器是( )
①.下降沿触发 ②.上升沿触发
③.高电平触发 ④.低电平触发
9.用8级触发器可以记忆( )种不同的状态。
①.8 ②.16
③.128 ④.256
10.存在约束条件的触发器是( )。
①.基本RS 触发器 ②.D 锁存器
③.JK 触发器 ④.D 触发器
11.存在一次变化问题的触发器是( )。
①.基本RS 触发器 ②.D 锁存器
③.主从JK 触发器 ④.边沿JK 触发器
12.当集成维持-阻塞D 型触发器的异步置0端0 D R 时,则触发器的次态( )。
①.与CP 和D 有关 ②.与CP 和D 无关
③.只与CP 有关 ④.只与D 有关
三、应用题
1. 触发器电路的逻辑符号如图所示,输入波形如图所示,其中FF1是由与非门构成的
基本RS 触发器,FF2是由或非门构成的基本RS 触发器,根据A 、B 输入波形画出,,,,2211Q Q Q Q 的输出波形。
设触发器初态无为0。
A B
2. 电路及输入波形如下图所示,其中1FF 是D 触发器,2FF 是维持-阻塞D 触发器,根据CP 和D 的输入波形画出1Q 和2Q 的输出波形;设触发器的初态均为0。
(注:触发器Flip-Flop,简称FF )
3.电路及输入波形如图5.16所示,其中FF1是主从JK 触发器,FF2是边沿JK 触发器,根据CP 和JK 的输入波形画出1Q 和2Q 的输出波形。
设触发器的初态均为0。
4. 电路及输入波形如图
5.17所示,其中FF1维持-阻塞D 触发器,FF2是边沿JK 触发器,根据CP 和AB 的输入波形画出1Q 和2Q 的输出波形。
设触发器的初态均为0。