数字电子技术习题附答案
A、编码器B、译码器C、数据选择器
28.全加器是指(C)。
A、两个同位的二进制数相加B、不带进位的两个同位的二进制数相加
C、两个同位的二进制数及来自低位的进位三者相加
29.四选一选择器的输出表达式 。若用该数据选择器实现 ,则D0D1D2D3的取值为(A)。
A、D0=D1=1 D2=D3=0B、D0=D3=0D1=D2=1C、D0=D1=D2=D3=1
Y1=1 Y2=1 Y3=高阻态Y4=1
23.函数Y=AB+AC的最小项表达式为 。
24.如果对键盘上108个符号进行二进制编码,则至少要7位二进制数码。
25.已知某函数 ,根据反演规则直接写出该函数的反函数 =
26.逻辑函数的化简方法有代数法和卡诺图法。
27.函数Z=ABC+BCD,根据对偶规则写出该函数的对偶式Z’=(A+B+C)(B+C+D);根据反演规则直接写出该函数的反函数
51.一个五进制计数器也是一个5分频器
52.半导体存储器主要分成两大类:ROM、RAM。
53.存储器的容量用字数和位数乘积表示。
54.只读存储器是用来存放固定不变的二进制数码,在正常工作时,只能读存储代码,而不能写存储代码。当失去电源后,其信息代码不会丢失。
55.随机存取存储器中的信息代码随时可按指定地址进行读或写,但失去电源后,所存储的代码将会全部丢失。
18.OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等。
19.三态门输出的三态为1、0、高阻态。
20.为使F=A ,则B应为何值(高电平或低电平)?
1 01
21.指出图中各TTL门电路的输出是什么状态(高电平、低电平、高阻)?
Y1=0Y2=1 Y3=高阻态Y4=1
22.若上题图中各电路为CMOS门电路,请问各门电路的输出是什么状态?
14.TTL与非门多余输入端的处理方法通常有接至正电源,接至固定高电平,接至使用端。
逻辑门是单极型门电路,而TTL逻辑门是双极型门电路。
16.与TTL电路相比,COM电路具有功耗低、抗干扰能力强、便于大规模集成等优点。
17.TTL门电路的电源电压一般为5V,CMOS电路的电源电压为3—18V。
A、 B、 C、
20.在一个四变量逻辑函数中,为最小项的是(C)。
A、AAC B、AB C、 D、
21.逻辑函数F(A,B,C) =AB+B C+ 的最小项标准式为(D)。
A、F(A,B,C)=∑m(0,2,4)B、F(A,B,C)=∑m(1,5,6,7)
C、F(A,B,C)=∑m (0,2,3,4)D、F(A,B,C)=∑m(3,4,6,7)
4.(D8)16的8421BCD码之值为(A)。
A、001000010110 B、208C、216 D、11011000
5.下列四个数中,最大的数是(B)
A、(AF)16B、(001010000010)8421BCDC、(10100000)2D、(198)10
6.下列各组数中,可能是8进制的是(A)
56.一个10位地址码、8位输出的ROM,其存储容量为8K(或213)位。
57.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线10条,数据线4条。
58.555定时器的最基本的应用有构成单稳态触发器、构成施密特触发器和构成多谐振荡器三种电路。
59.施密特触发器有2个稳定状态.,多谐振荡器有0个稳定状态。
A、ABB、 C、 D、A+B
12.比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是(D)。
A、F=ABB、 C、F= D、F=A⊙B
13.下列关于异或运算的式子中,不正确的是(B)
A、A A=0B、 C、A 0=AD、A 1=
14.下列门电路属于双极型的是(A)
A、OC门B、PMOSC、NMOSD、CMOS
60.单稳态触发器常用的用途有:延时、定时。
61.数/模转换器是将数字信号转化成模拟信号输出。
62.R-2R倒T形电阻网络的D/A转换器,其电阻网络中各节点对地的等效电阻为R。
63.A/D转换器对模拟信号进行处理的四个过程为采样、保持、量化和编码。
64.模/数转换器(ADC)两个最重要的指标是转换精度和转换速度。
15.和逻辑式 相等的是(C)。
A、ABCB、1+BCC、AD、
16.若逻辑表达式 ,则下列表达式中与F相同的是(A)。
A、 B、 C、
17.若一个逻辑函数由三个变量组成,则最小项的个数共有(C)。
A、3B、4C、8
18.已知逻辑函数 ,则它的“与非—与非”表达式为(B)。
A、 B、 C、
19.已知函数F=A+B,则它的反函数表达式为(C)。
A、27452B、63957C、47EF8D、37481
7.正逻辑是指(A)。
A、高电平用1表示,低电平用0表示
B、高电平用0表示,低电平用1表示
C、高电平、低电平均用1表示或用0表示
8.将TTL与非门作非门使用,则多余输入端应做如何处理。(A)
A、全部接高电平B、部分接高电平,部分接地
C、全部接地D、部分接地,部分悬空
43.同步时序电路和异步时序电路比较,其差异在于后者(B)。
A、没有触发器B、没有统一的时钟脉冲控制
C、没有稳定状态D、输出只与内部状态有关
44.通常寄存器应具有的功能为(C)。
A、存数和取数B、清零和置数C、AB两者皆有
45.通常集成计数器芯片具有的功能为(B)。
A、存数和取数B、清零、置数、累计CP的个数C、两者皆有
25.组合逻辑电路的分析是指(C)。
A、已知逻辑图,求解逻辑表达式的过程B、已知真值表,求解逻辑功能的过程
C、已知逻辑图,求解逻辑功能的过解逻辑表达式并画逻辑图的过程B、已知逻辑要求,列真值表的过程
C、已知逻辑图,求解逻辑功能的过程
27.可做数据分配器使用的电路是(B)
(2003)D= (11111010011)B= (3723)O。
6.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93。
7.(35.75)10=(100011.11)2= (00110101.01110101)8421BCD。
8.在8421BCD码中,用4位二进制数表示一位十进制数。
35.译码器,输入的是_二进制码_输出的是_二进制码对应的信息_。
36.试列举三种常用的组合电路:编码器、译码器、数据选择器。
37.一个4选1的数据选择器,应具有_两_个地址输入端,_四_个数据输入端。
38.能够将1个输入数据,根据需要传送到n个输出端的任何一个输出端的电路叫_分配器_。
39.共阴LED数码管应与输出高电平有效的译码器匹配,而共阳LED数码管应与输出低电平有效的译码器匹配。
46.在移位寄存器中采用并行输出比串行输出(A)。
A、快B、慢C、一样快D、不确定
47.用触发器设计一个24进制的计数器,至少需要(D)个触发器。
A、3B、4C、6D、5
48.无稳态电路是(D)。
A、单稳触发器B、移位寄存器
46.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。
47.时序逻辑电路的输出不仅和输入信号有关,而且还与电路原态有关。
48.移位寄存器不但可实现数据的寄存,而且还能对数据进行串行移位。
49.计数器按计数增减趋势分,有递增、递减和双向计数器。
50.计数器按触发器的翻转时序分,有同步和异步计数器。
32.8-3线编码器有8个输入端,有3个输出端,某一时刻只能有1个输入端为有效电平。
33.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为10111111。
34.欲使译码器74LS138完成数据分配的功能,其使能端STA接输入数据D,而 应接0, 应接0。
36.由或非门构成的基本RS锁存器,当R=1,S=0时,则有(A)。
A、Q=0B、Q=1C、
37.D触发器的特性方程是(A)。
A、 B、 C、
38.JK触发器的特性方程是(C)。
A、 B、 C、
39.正边沿D触发器,在时钟脉冲CP正边沿到来前D=1,而CP正边沿后D变为0,则CP正边沿后触发器的状态为(B)。
A、0111B、1000C、1010D、0101
33.欲实现一个三变量组合逻辑函数,应选用的电路芯片是(C)。
A、编码器B、数据比较器C、数据选择器
34.下列电路中,不属于组合逻辑电路的是(C)
A、译码器B、全加器C、寄存器D、编码器
35.由与非门构成的基本RS锁存器,当 时,则有(B)。
A、Q=1B、Q=0C、
40.通常将具有两种不同稳定状态,且能在外信号作用下在两种状态间转换的电路称为双稳态触发器
41.对于基本RS触发器,当Q=1、 =0时称触发器处于1状态;当Q=0、 =1时称触发器处于0状态。
42.JK触发器的特征方程。
43.D触发器的特征方程。
44.对于T触发器,当T=0时,触发器处于保持状态。
45.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
多谐振荡电路能产生a单一频率的正弦波b矩形波c两者皆有57555定时器构成的多谐振荡电路输出波形的占空比的大小取决于a充放电电阻r1和r2b定时电容cc前两者58555定时器构成的多谐振荡电路的输出脉冲频率f的适用范围一般是a01300khzb106102hzc10hz59
一、填空题。
1.基本的逻辑门电路有与,或,非。
28.组合电路的特点是:输出与输入的关系具有即时性。即电路在任意时刻的输出状态只取决于该时刻的输入状态,而与该时刻前的电路状态无关。