《编码、译码显示电路设计与安装》实验报告姓名欧阳志刚
学号 20101138
班级通信101
专业通信技术
指导教师林梅
实验时间第8周
电子信息工程系
2011-2012学年第一学期
实验目的及原理:
1.了解编码译码器的功能和特点。
2.掌握编码译码器的工作原理。
3.掌握集成编码译码器的逻辑功能。
4.掌握集成编码译码器的级联方法。
实验一 编码器
一、实验目的和任务:
⑴验证编码器的逻辑功能。
(2)掌握中规模集成电路构成组合逻辑电路的方法。
二、实验设备与器材:TTL 集成编码器芯片74LS148等 74LS148编码器I0~I7是8个输入端,Y1~Y3是3个输出端,EI 是使能输入端,EO 是使能输出端,GS 是优先标志输出端。
按下表逐项测试74LS148的逻辑功能。
74LS148管脚排列图:
14
13
12
10
16
15
3
4
5
6
7
1
2
8
9
11
V CC
GND
74LS148
4I 5
I 6
I 7
I I E 2Y 1
Y 0
Y 0
I 1
I 3I 2
I S
G O E 4
I 5
I 6
I 7I I
E 2
Y 1
Y 0Y 0I 1I 2I 3
I S G O E
74LS148的功能表:
输入输出
Y EX’’S’’I0”I1’’I2’’I3’’I4’’I5’’I6’’I7’’Y0" Y1" Y2" Ys’
’
1 X X X X X X X X 1 1 1 1 1
0 1 1 1 1 1 1 1 1 1 1 1 0 1
0 X X X X X X X 0 0 0 0 1 0
0 X X X X X X 0 1 0 0 1 1 0
0 X X X X X 0 1 1 0 1 0 1 0
0 X X X X 0 1 1 1 0 1 1 1 0
0 X X X 0 1 1 1 1 1 0 0 1 0
0 X X 0 1 1 1 1 1 1 0 1 1 0
0 X 1 1 1 1 1 1 1 1 1 1 1 0
0 0 1 1 1 1 1 1 1 1 1 1 1 0
三、实验步骤及内容:
(1)74LS148编码器I0~I7是8个输入端,Y1~Y3是3个输出端,EI
是使能输入端,EO是使能输出端,GS是优先标志输出端。
(2) 输入端通过逻辑电平开关设定0、1,输出端接发光二极管。
接
好连线后,接通电源,将EI 设为“0”,顺序改变输入状态,记录输出;将EI 设为“1”重复以上实验步骤,并做好记录,特别注意EO 和GS 的输出。
四、原理图:
U1
74LS148N
A09A17A26GS 14D313D41D52D212D111D010D74D63EI 5EO
15
GND
8
VCC
16J1
Key = A J2
Key = A J3
Key = A
J4
Key = A
J5Key = A J6Key = A J7Key = A J8Key = A
J9Key = A
9
R1100ΩR2100ΩR3100ΩR4
100ΩR5100ΩR6
100ΩR7100ΩR8100Ω
R9
100ΩR10100ΩR11100ΩR12100ΩR13100Ω
1
2
3
4
5
6
78
VCC
5V
VCC
10111213
14
LED1
LED2LED3
LED4LED5
1516
171819
实验二译码器
实验目的及原理:
1.了解译码器的功能和特点。
2.掌握译码器的工作原理。
3.掌握集成译码器的逻辑功能。
4.掌握集成译码器的级联方法。
实验器材:
TTL集成编码器芯片74LS138
74LS138是3/8译码器,即对3个输入信号进行译码。
得到8个输出状态,G1,G2A,G3B,为数据允许输出端,G2A,G2B低电平有效。
G1高电平有效A,B,C为译码信号输出端,Y0-Y7为译码输出端,低电平有效。
74ls138引脚图
3线-8线译码器74LS138
的功能表
74LS138级联原理图如下:
J1
Key = A J2
Key = A J3
Key = A
J4Key = A
R1100¦¸R2100¦¸R3100¦¸
R9
100¦¸R10100¦¸R11100¦¸R12100¦¸R13100¦¸VCC
5V
LED1
LED2LED3
LED4LED5U2
74LS138N Y015Y114Y213Y312Y411Y510Y69Y7
7
A 1
B 2
C 3G16~G2A 4~G2B 5GND
8
VCC 1619181716
151
2
3
4
5678
9LED6LED7LED8
R4100¦¸R5100¦¸R6100¦¸
111213
142021VCC
220
实验三显示数码管
实验器材:
直流稳压电源,电平开关。
数码管,芯片74LS48,导线。
74LS48芯片是一种常用的七段数码管译码器驱动器A3、A2、A1、A0为译码器的输入端,Ya~Yg为输出端,/为灭灯输入/灭零输出端,为灭零输入端,为试灯输入端,它们是为了便于使用而设置的控制信号。
74LS48芯片:
74LS48引脚图:
74ls48引脚功能表—七段译码驱动器功能表
十进数 或功能 输入
BI/RBO
输出
备注
LT RBI D C B A a b c d e f g 0 H H 0 0 0 0 H 1 1 1 1 1 1 0 1
1 H x 0 0 0 1 H 0 1 1 0 0 0 0
2 H x 0 0 1 0 H 1 1 0 1 1 0 1
3 H x 0 0 1 1 H 1 1 1 1 0 0 1
4 H x 0 1 0 0 H 0 1 1 0 0 1 1
5 H x 0 1 0 1 H 1 0 1 1 0 1 1
6 H x 0 1 1 0 H 0 0 1 1 1 1 1 7
H
x
0 1 1 1
H
1 1 1 0 0 0 0
实验原理图如下:
U1
74LS48N
A 7
B 1
C 2
D 6OA 13OD 10O
E 9O
F 15OC 11OB 12OG
14
~LT 3~RBI 5~BI/RBO 4GND
8
VCC
16J1Key = A J2Key = A J3Key = A J4Key = A
VCC
5V
R1100¦¸R2100¦¸R3100¦¸R4100¦¸R5100¦¸R6100¦¸R7
100¦¸
U2
A B C D E F G
CK
56791011
VCC 5V
VCC 12
0R8100¦¸R9100¦¸R10100¦¸R11
100¦¸
VCC
1
23
48
R12100Ω
13
8 H x 1 0 0 0 H 1 1 1 1 1 1 1 9 H x 1 0 0 1 H 1 1 1 0 0 1 1 10 H x 1 0 1 0 H 0 0 0 1 1 0 1 11 H x 1 0 1 1 H 0 0 1 1 0 0 1 12 H x 1 1 0 0 H 0 1 0 0 0 1 1 13 H x 1 1 0 1 H 1 0 0 1 0 1 1 14 H x 1 1 1 0 H 0 0 0 1 1 1 1 15 H x 1 1 1 1 H 0 0 0 0 0 0 0 BI x x x x x x L 0 0 0 0 0 0 0 2 RBI H L 0 0 0 0 L 0 0 0 0 0 0 0 3 LT
L
x
x x x x
H
1 1 1 1 1 1 1
4
《七段数码管引脚图》:
焊接正反面:
结论:
(1)通过这次实验我们学会了验证编码译码器的逻辑功能。
(2)掌握了编码译码器的使用方法
(3)掌握中规模集成电路构成组合逻辑电路的方法、。