当前位置:文档之家› 数字电子技术智慧树知到答案章节测试2023年中国农业大学

数字电子技术智慧树知到答案章节测试2023年中国农业大学

绪论单元测试1.保密性好是数字电子技术的特点A:对B:错答案:A2.数电的抗干扰能力弱A:错B:对答案:A第一章测试1.一位十六进制数的最大数是几?A:15B:2C:9D:7答案:A2.一位二进制有几个数?A:0B:2C:16D:1答案:B3.一位二进制有几个数?A:1B:4C:8D:2答案:B4.8位二进制,一共可以表示多少个数?A:64B:256C:8D:16答案:B5.以下各个物理量是数字信号的是:A:用0和1 表示的高低电平B:电压C:电阻阻值D:电流答案:A6.某班共有30位同学,现在要给每位同学分配一组二进制代码。

请问最少需要多少位的二进制代码?A:10B:3C:16D:5答案:D7.学生的学号是码制,代表不同的学生。

A:错B:对答案:B8.余3 码是一种BCD码A:对B:错答案:A9.二进制数运算中,补码的作用是将减法运算变为加法运算。

A:对B:错答案:A10.ASCII码是一组7位二进制代码,用来表示数字、字母、各种符号和控制码等。

A:对B:错答案:A第二章测试1.逻辑代数中一共有多少种逻辑运算?A:8B:3C:5D:6答案:A2.逻辑函数的常用表示方法有A:逻辑电路图B:卡诺图C:真值表D:逻辑表达式答案:ABCD3.逻辑函数的最小项之和形式是什么样的表达式?A:与或非表达式B:与非-与非表达式C:与或表达式D: 或与表达式答案:C4.卡诺图主要用于化简多少个变量的逻辑表达式?A:3变量或4变量B:大于5变量C:5变量D:2变量答案:A5.与或表达式的最简标准是:A:项数最少,且每项中的因字数最少B:项数最少C:每项中的因字数最少D:逻辑运算种类最少答案:A6.任何一个逻辑函数都可以化成最小项之和的形式。

A:对B:错答案:A7.用卡诺图化简逻辑函数,可以一步得出最简结果。

A:错B:对答案:B8.化简多输出逻辑函数时,寻找并合理地利用共用项,有时可以得到更简单的化简结果。

A:对B:错答案:A9.逻辑函数中的无关项是指:在实际中不可能出现的项,或者无论取0还是取1对逻辑函数值没有影响的项。

A:错B:对答案:B10.逻辑代数中的代入定理不会扩展基本公式和常用公式的使用范围。

A:对B:错答案:B第三章测试1.说明下列各种门电路中,哪些可以将输出端并联使用(输入端的状态不一定相同)A: TTL电路的OC门;B:具有推拉式输出级的TTL电路;C:互补输出结构的CMOS门;D:CMOS电路的三态输出门;答案:AD2.判断N沟道增强型MOS管的导通条件是A:VGS> -∣VGS(th)p∣B:VGS>VGS(th)NC:VGS<-∣VGS(th)p∣D:VGS<VGS(th)N答案:B3.CMOS门电路的常见类型有:A:CMOS电路的三态输出门B:互补输出结构的CMOS门C:CMOS传输门D:CMOD电路的OD门答案:ABCD4.TTL门电路的输入端悬空时,相当于:A:不允许B:0C:1D:不确定答案:C5.和TTL电路相比,CMOS电路的最大优点是:A:速度快B:可靠性高C:抗干扰能力强D:功耗低答案:D6.TTL与非门的多余输入端应如何处理?A:接电源VCCB:接1或接0均可C:悬空D:接地答案:AC7.在一个数字系统中,TTL电路和CMOS电路可以直接互相连接。

A:错答案:A8.用高电平表示逻辑1状态、用低电平表示逻辑0状态,称为正逻辑。

A:对B:错答案:A9.三态输出门电路的三个输出状态分别是1、0、高阻抗。

A:错B:对答案:B10.可以将两个互补输出结构的普通CMOS门电路输出端并联,接成线与结构。

A:错B:对答案:A第四章测试1.用四选一数据选择器,只能实现2变量的逻辑函数。

A:对B:错答案:B2.二进制译码器输出的特点是,有一个输出与其他输出不一样A:对B:错答案:A3.用八选一数据选择器可以实现4变量的逻辑函数。

A:错B:对答案:B4.优先编码器允许同时输入两个以上的编码信号,但它只对优先权最高的一个进行编码。

A:对B:错答案:A5.二-十进制译码器74HC42具有拒绝伪码的功能。

A:对B:错答案:A6.组合逻辑电路的分析是根据给定的逻辑电路图,写出输出的表达式,列出真值表,得到电路的逻辑功能。

A:对答案:A7.可用于设计组合逻辑电路的常用组合逻辑模块有:A:数据选择器B:编码器C:数值比较器D:译码器答案:AD8.可采用哪些器件实现逻辑函数?A: 寄存器B: 门电路C:PLDD:常用的MSI组合逻辑模块答案:BCD9.数据选择器的作用是:A:输入端输入的是模拟量B:从输入的模拟量中选一个送到输出C:从输入端的数据选一个送到输出D:输入端输入数字量或者模拟量都可以答案:C10.组合逻辑电路中消除竞争-冒险的方法有A:接入滤波电容B:引入选通脉冲C:加入移位寄存器电路D:修改逻辑设计答案:ABD第五章测试1.电路及其输入输出电压波形如下图所示,设触发器的初始状态为Q = 0。

请指出a~e中错误的部分。

()A:b段B:c段C:d段D:a 段E:e段答案:ACD2.主从结构的脉冲触发器的状态转换图描述的是其中“主触发器”的状态。

A:对B:错答案:B3.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

A:错B:对答案:B4.在一个触发脉冲内,可以确定所存储的数据Q只变化一次的是A:主从RS触发器B:基本RS锁存器C:电平触发的RS触发器答案:A5.由或非门组成的SR锁存器及其输入输出电压波形如下图所示,请指出a~e中错误的部分。

()A:b段B:a段C:d段D:e段E:c段答案:ABC6.主从结构SR触发器及其输入输出电压波形如图所示。

设触发器的初始状态为Q = 0。

请指出1~5中错误的部分。

A:1B:3C:5D:2E:4答案:E7.脉冲触发SR触发器电路中,输入输出电压波形如图所示。

设触发器的初始状态为Q = 0。

请指出a~e中错误的部分。

A:bB:cC:dD:eE:a答案:B8.脉冲触发JK触发器电路中,输入输出电压波形如图所示。

设触发器的初始状态为Q = 0。

请指出a~e中错误的部分。

A:cB:aC:eD:dE:b答案:D9.下图中构成的存储系统采用了___扩展方式A:位B:字和位C:字答案:C10.该存储系统的容量为A:8k×16B:16k×8C:8k×8D:16k×4答案:B第六章测试1.一个4位二进制加法计数器的起始值为1001,经过100个时钟脉冲后的值为()A:1100B:1101C:1111D:1110答案:B2.N个触发器能构成最大()进制的计数器A:N-1B:NC:N+1D:2答案:D3.三位二进制减法计数器的初始状态为101, 4个脉冲之后它的状态为001A:错B:对答案:B4.用移位寄存器产生1101010脉冲序列,至少需要()位的移位寄存器.A:4B:7C:5D:6答案:D5.分析下图电路的逻辑功能。

明确给出的状态转换图的状态编码:Sa为_____A:10B:00C:01D:11答案:B6.明确给出的状态转换图的状态编码:Sb为_____A:22B:01C:10D:00答案:B7.明确给出的状态转换图的状态编码:Sc为_____A:10B:01C:11D:00答案:A8.明确给出的状态转换图的状态编码:Sd为_____A:00B:10C:11D:01答案:C9.该电路的类型是Mealy型A:对B:错答案:B10.该电路可用作____进制计数器。

A:2B:3C:6D:5答案:B第七章测试1.若反相输出的施密特触发器输入信号uI如下图所示,请分析输入VI在ab段时输出VO为高电平A:错B:对答案:B2.若反相输出的施密特触发器输入信号uI如下图所示,请分析输入VI在cd段时输出VO为低电平A:错B:对答案:B3.在下图所示由CMOS电路组成的施密特触发器,输入信号uI如图所示。

其中VDD=15V,VTH=7.5V请分析输入VI在ab段时输出VO为高电平A:对B:错答案:B4.在下图所示由CMOS电路组成的施密特触发器,输入信号uI如图所示。

其中VDD=15V,VTH=7.5V 输入VI在bc段时输出VO为低电平A:错B:对答案:A5.已知时钟脉冲频率为f,欲得到频率为0.2f的脉冲信号,应采用A:单稳态触发器B: 五位二进制计数器C:五进制计数器D:多谐振荡器答案:C6.多谐振荡器可产生的波形是A:正弦波B:三角波C:矩形脉冲D:锯齿波答案:C7.脉冲整形电路有A:施密特触发器B:555定时器C:单稳态触发器D:多谐振荡器答案:AC8.在下图电路中,已知CMOS集成施密特触发器的电源电压VDD=10V,R=10K,C=0.01μF(1)为了得到占空比q=50%的输出脉冲,R1与R2的比值为()A:3:4B:1:1C:4:3答案:B9.在下图电路中,已知CMOS集成施密特触发器的电源电压VDD=10V,R=10K,C=0.01μF电路的振荡频率是_____A:5.4 kHzB:1.35 kHzC:6.54kHz答案:C10.分析下图所示电路。

(1)该电路是用555构成的____电路。

a.单稳态触发器 b.多谐振荡器 c.施密特触发器A: 555定时器B:单稳态触发器C:多谐振荡器D:施密特触发器答案:C第八章测试1.常用的D/A转换器的电路结构类型有:A:逐次逼近型B:并联比较型C:权电阻网络DACD:倒T型电网络DAC答案:CD2.在各种电路结构类型的A/D转换器中,逐次逼近型A/D转换器的转换速度最快。

A:错B:对答案:A3.在各种电路结构类型的A/D转换器中,双积分A/D转换器的稳定性和抗干扰能力最好。

A:对B:错答案:A4.A/D转换器的转换精度由输出二进制或十进制的位数决定。

A:对B:错答案:A5.A/D转换器的转换速度主要取决于转换电路的类型。

A:错B:对答案:B6.权电阻网络DAC和倒T型电阻网络DAC的输出电压与输入数字量的关系是:A:错B:对答案:B7.转换时间与输入电压大小无关的ADC是A:计数型ADCB: V-F变换型ADCC:逐次逼近型ADCD:双积分型ADC答案:C8.转换速度最快的ADC是:A:双积分型ADCB:V-F变换型ADCC:并联比较型ADCD:其它类型ADC答案:C9.A/D转换器的电路结构类型主要有:A:双积分型B:并联比较型C:V-F变换性D:逐次逼近型答案:ABCD10.影响D/A转换器转换精度的因素有哪些。

A: 电阻网络中电阻值的偏差B:模拟开关的导通内阻和导通压降C:参考电压的波动D:求和运放的零点漂移答案:ABCD第九章测试1.可编程逻辑器件的基本特征在于:A:集成度高B:其逻辑功能可以由用户编程设定C: 可靠性好D:通用性强答案:B2.硬件描述语言的本质是A:执行软件程序B:进行硬件连接,执行硬件操作C:是一种新的软件程序D:不确定答案:B3.PLD的基本特征是它的逻辑功能可以由用户通过对器件编程来设定。

相关主题