当前位置:文档之家› 实验60进制计数器

实验60进制计数器

实验六60进制计数器
实验目的:
掌握集成计数器、译码器和七段显示器应用。

实验任务:
用2片4bit计数器实现一个带数码显示的60进制计数器。

提示:高4bit计数器输出送给一个数码管显示,低4bit计数器输出送给一个数码管显示。

CP脉冲接Basys2板载1Hz时钟。

实验原理:
以下是2片74LS161构成的2位十进制计数器(100进制,异步清零)。

可对高位片的反馈清零条件稍加修改,构成60进制计数器。

60进制计数器:将2位十进制计数器的低级反馈端接至Q2、Q1即可。

如下图:
实验要求:
1,进行60进制计数显示实验,记录现象,完成实验报告;
2,相关代码烧录到Basys2板子的PROM中,使得该计数器可脱离电脑的ISE环境。

即Basys2掉电后,恢复供电,仍能够自行运行计数程序。

思考题:如何用8bit计数器构成60进制计数器。

相关主题