当前位置:文档之家› 数字电子技术基础试题(卷)选择

数字电子技术基础试题(卷)选择

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

图12.下列几种TTL电路中,输出端可实现线与功能的电路是(D )。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为(C )。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D )。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。

A、4B、6C、8D、161、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1 与m 3B、m 4 与m 6C、m 5 与m 13D、m 2 与m 82、L=AB+C 的对偶式为:(B )A 、A+BC ;B 、(A+B )C ;C 、A+B+C ;D 、ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、TTL 集成电路74LS138 是3/ 8线译码器,译码器为输出低电平有效,若输入为A2 A 1 A 0 =101 时,输出:为(B )。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。

A 、编码器B 、寄存器C 、触发器D 、计数器6.存储容量为8K ×8位的ROM 存储器,其地址线为(C )条。

A 、8B 、12C 、13D 、147、一个八位D/A 转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V 。

A 、1.28B 、1.54C 、1.45D 、1.568、T 触发器中,当T=1时,触发器实现(C )功能。

A 、置1B 、置0C 、计数D 、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是(C )。

A 、JK 触发器B 、3/8线译码器C 、移位寄存器D 、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为(B )。

A 、 RAMB 、ROMC 、 PROMD 、EPROM1.以下式子中不正确的是( C )a .1•A =Ab .A +A=Ac .B A B A +=+d .1+A =12.已知B A B B A Y ++=下列结果中正确的是(C )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( C )a .-3mAb .+5mAc .-1mAd .-7mA4.下列说法不正确的是( C )a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输5.以下错误的是( B )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器6.下列描述不正确的是( A )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( B )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( A )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确9.下列描述不正确的是(B )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

c .将移位寄存器首尾相连可构成环形计数器d .上面描述至少有一个不正确1.将代码(10000011)8421转换为二进制数( B )。

A 、(01000011)2B 、(01010011)2C 、(10000011)2D 、(000100110001)22.函数AB B A F +=的对偶式为( A )。

A 、(B A +)()B A +• B 、B A B A +•+;C 、A B A •+B +D 、))((B A B A ++3.有符号位二进制数的原码为(11101),则对应的十进制为( C )。

A 、-29B 、+29C 、-13D 、+134.逻辑函数)(F E BCD BD A AC Y +++=的最简的与或式( B )。

A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD5.逻辑函数的F=BC B A B A ++的标准与或式为( A )。

A 、∑)7,5,4,3,2( B 、∑)6,4,3,2,1( C 、∑)5,3,2,1,0( D 、∑)7,6,5,4,3(6.逻辑函数Y (A ,B ,C )=∑)5,4,2,0(的最简与或非式为( A )。

A 、AB C A + B 、C A B A +C 、B A C A +D 、C B C A B A ++7.逻辑函数Y (A ,B ,C ,D )=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为( A )。

A 、D C D C CB ++ B 、DC AD C C B ++ ;C 、D C D C D C A ++ D 、C A D B B A ++8.下图为TTL 逻辑门,其输出Y 为( A )。

A 、0B 、 1C 、B A +D 、B A • 9.下图为OD 门组成的线与电路其输出Y 为( A )。

A 、1B 、0C 、BD 、B A •10.下图中触发器的次态方程Q n+1为( A )。

A 、AB 、0C 、Q nD 、Q n11.RS 触发器要求状态由0 → 1其输入信号为( A )。

A 、RS=01B 、RS=×1C 、RS=×0D 、RS=1012.电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△V T 为( A )。

A 、4VB 、6VC 、8VD 、12V13.为了将三角波换为同频率的矩形波,应选用( B )。

A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器1. 十进制数85转换为二进制数为( D )A .1001011B .1010011C .1100101D .10101012. 二进制数11011转换为十进制数为( B )A .32B .27C .64D .1284. 8421BCD 码110011.001表示十进制为( A )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( C )A .16)34(B .(65)8C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( C )A .0110;B . 1100;C .10017. “异或”逻辑与以下哪种逻辑是非的关系( C )A .“与”逻辑B .“或”逻辑C . “同或”逻辑8. c b c b F +=1与c b bc F +=2两函数的关系为( C )A . 相同B .对偶C .反函数9. n 个变量,有多少个最小项( A )A .2nB .2nC .n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( C )A .放大状态B .击穿状态C .饱和状态D . 导通状态11. TTL 门电路是采用以下什么设计的门电路(A )A .双极型三极管B .单极型MOS 管C .二极管D .三态门14.逻辑电路的分析任务是( D )A .给定功能,通过一定的步骤设计出电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能15.组合逻辑电路不含有( A )A .记忆能力的器件B .门电路和触发器C .门电路D .运算器16. 常用的一种3-8线译码器是( B )A .74148B .74138C .7448D .7415117.74138是( B )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件18.共阳型七段数码管各段点亮需要( C )A.高电平B.接电源C.低电平D.接公共端19. 由门电路组成的全加器是( B )A.时序逻辑器件B.组合逻辑器件C.脉冲逻辑器件D.以上答案都不正确20. TTL门电路的工作电源一般是(B )A.25 v B.+5V C.3V—18V22.输入100Hz脉冲信号,要获得10H Z的输出脉冲信号需要用多少进制计数器实现(B )A.100进制B.10进制C.50进制D.5进制23.时序逻辑电路设计的任务是(A )A.给定功能,通过一定的步骤设计出时序电路B.研究电路的可靠性C.研究电路如何提高速度D.给定电路,通过一定的步骤说明电路的功能24.计数器是(A )A.时序逻辑器件B.组合逻辑器件C.定时器件D.整形器件25.以下何种电路具有记忆能力( C )A.门电路B.组合逻辑电路C.时序逻辑电路D.多谐振荡电路26.时序逻辑电路一般可以分两类,即( C )A.组合逻辑电路和时序逻辑电路B.门电路和触发器C.同步型和异步型D.模拟电路和数字电路28.时序逻辑电路通常由门电路和(A )组成。

A.存储电路B.寄存器C.译码器29.利用定时器555可以设计实现(B )A.全加器B.多谐振荡器C.寄存器D.译码器1、8421BCD码01101001.01110001转换为十进制数是:( C )A:78.16 B:24.25 C:69.71 D:54.56 2、最简与或式的标准是:( C )A:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3表1D:消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1( A )A:A⊕B⊕CB:AB + BCC:AB + BCD:ABC(A+B+C)5、函数F(A,B,C)=AB+BC+AC( B )A:F(A,B,C)=∑m(0,2,4)B:F(A,B,C)=∑m(3,5,6,7)C:F(A,B,C)=∑m(0,2,3,4)D:F(A,B,C)=∑m(2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10要( C )个移位脉冲。

相关主题