当前位置:文档之家› N进制计数器的设计

N进制计数器的设计


显示 0 1 2 3 4 5 6 7 8 9

四、注意事项:
1、闲置的输入端不能悬空。 2、用示波器观察多个波形时,注意选用频率最低的电压作触发电压。
实验六 集成计数、译码及显示电路
N进制计数器的设计
实验目的:… …同前面 实验原理:实验教材 Page 106~ 114 实验内容:( 包含题目、电路图、实测数据、记录波形 ) (1)测试74LS161逻辑功能表:表16-4 ; (2) 按图组装电路,用CP=1Hz正方波观察计数、译码显示过 程:电路图; (3) 将CP改为1KHz正方波,测绘CP、Q0、 Q1、Q2、Q3 的波 形图。
10 ××
11 1 1 × 11 0 ×
× 11 × 0
操作 清零
置数 计数
保持 保持
2、利用74161置数方式构成十进制计数器,并接入
译码显示电路。时钟脉冲选择1HZ正方波。观察电路 的计数、译码、显示过程。
Q3Q2Q1Q0: 0000 1001 1000 0101 0100
0001 0010 0011 0100 0101
实验五 N进制计数器的设计
一、实验目的:
• 掌握中规模集成计数器的功能和使用方法。 • 学习用预置数法构成N进制计数器的方法。 • 学习BCD译码器和共阴极七段显示器的使用方法。 • 学习中规模集成数字电路的组装、测试方法。
二、实验元器件:
集成计数器74LS161 1片
1片
共阴七段显示器
1片
510Ω
0
1
1
0
0
0
1
0
1
1
0
1
1
1
1
1
1
0
0
0
1
1
1
1
0
0
1
1
1
1
1
0
0
1
0
0
0
1
1
0
0
1
1
1
1
0
0
1
0
1
1
0
1
1
0
1
1
1
1
0
0
1
1
0
0
0
1
1
1
1
1
1
1
0
0
1
1
1
1
1
0
0
0
0
1
1
1
0
1
0
0
0
1
1
1
1
1
1
1
1
1
0
1
0
0
1
1
1
1
0
0
1
1
0
1
1
1
1
1
1
1
10
1
1
1
1
1
1
0
111
※※ ※※※※※
※ 表示状态锁定在LE=0时,D-A的状态
1只
集成译码器CC4511 电阻
三、实验内容:
1、测试74LS161逻辑功能。CP选用1HZ正方波
7 10 ETP 1 ETT
CR 2 CP
11 12 13 14
Q3 Q2 Q1 Q0
15 CO
74161
LD 9
D3 D2 D1 D0
65 4 3
CP
×
74LS161功能表
CR LD ETT ETP 0 ×× ×
十进制时序波形图
&
+5V
11 12 13 14
7 ETP Q3 Q2 Q1 Q0
10 ETT
74LS161
LD
1 CR 2
D3 D2 D1 D0 65 43
CP
1Hz
1KHz
LT=0 输出全1,灯全亮;译码 LT=1
BL=0 输出全0,灯全灭;译码 BL=1
LE=1 锁存;
译码 LE=0
3 8
h
510Ω
+5V “1”
7
ETP 10 ETT
11 12
Q3 Q2
13
Q1
74LS161
1 CR CP
CP
2
D3
D2
6
5
&
14
Q0
LD 9
D1
D0
4
3
8
74LS161构成的十进制计数器
8 h3
510Ω
a b cd e f g
13 12 11 10 9 15 14
+5V
abcdef
g LT
3
4511
BL 4
D
abc de fg
13 12 11 10 9 15 14
abc de fg
4511
DC BA 62 17
+5V
LT 3 BL 4 LE 5
Q3 Q2 Q1 Q0
4511功能表
使能输入
输入 变量输入
译码输出
LT BL LE D
C
B
A
a
b
c
d
e
f
g
1
1
0
0
0
0
0
1
1
1
1
1
1
0
1
1
0
0
0
0
1
ห้องสมุดไป่ตู้
0
1
1
0
0
0
C
B
A
LE 5
6
2
1
7
Q3
Q2
Q1
Q0
译码显示电路
3、将1HZ方波改为1KHZ方波,测绘十进制计数器 Q3Q2Q1Q0的输出波形以及CP的波形,比较它们的 时序关系。
1
2
3
4
5
6
7
8
9
10
CP
Q0
1
Q1
2
3
Q2
4
5
6
7
Q3
8
9
0
0001
0010
0011
0100
0101
0110
0111 1000
1001 0000
感谢下 载
相关主题