当前位置:文档之家› IBIS模型学习笔记

IBIS模型学习笔记

IBIS模型学习笔记一、I BIS 模型的信息IBIS模型架构包括:|-- [IBIS Ver]|-- [File Name]|-- [File Rev]|-- [Date]|-- [Source]|-- [Notes]|-- [Disclaimer]|-- [Copyright]|-- [Component]|-- [Manufacturer]|-- [Package]|-- [Pin]|-- [Diff Pin]|-- [Model Selector]|-- [Model]|-- [End]二、各个部分的定义1. [IBIS Ver]从目前仿真的过程看,使用HyperLynx Simulation Software 9.4版本仿真,IBIS模型需要使用Version 4.0以上版本。

在Version 3.2版本中,不包含Vinh_ac等定义,在仿真中会提示不支持这些语句。

现在使用的是V4.1.2. [File Name]IBIS模型的名字,例如:ic.ibs3. [File Rev]文件版本,例如:[File Rev] 1.04. [Date]编写时间:[Date] 1/22/20135. [Source],[Disclaimer],[Copyright],[Component]来源,免责声明,版权,组成的一些说明[Source] Sigrity SpeedPKG Suite XtractIM 4.0.4.09231[Disclaimer] The model given below represents a 73-pin package.[Copyright][Component] ddr_ctrl6. [Package]包含在封装厂提取的IBIS文件中。

[Package]| variable typ min maxR_pkg 0.76859 0.48527 0.95543L_pkg 3.608e-9 2.259e-9 4.39e-9C_pkg 1.088e-12 9.004e-13 1.741e-127. [Pin]定义各个Pin的RLC,模型类型。

例如DDR部分pin,[Pin]定义pin脚名称,Signal_name定义pin脚对应的网络名称,model_name定义pin脚所对应的模型。

[Pin] Signal_name model_name R_pin L_pin C_pinC8 A0 DDRIO 0.68982 3.37e-9 1.059e-12E13 A1 DDRIO 0.74574 3.549e-9 1.095e-12B13 A2 DDRIO 0.69867 3.392e-9 9.785e-13C13 A3 DDRIO 0.61485 3.102e-9 9.88e-13B9 A4 DDRIO 0.66266 3.285e-9 1.001e-12C10 A5 DDRIO 0.53032 2.407e-9 1.06e-12A9 A6 DDRIO 0.7457 3.571e-9 1.044e-12B10 A7 DDRIO 0.63557 3.174e-9 1.002e-12E12 A8 DDRIO 0.63692 3.085e-9 1.17e-12A10 A9 DDRIO 0.77584 3.802e-9 9.004e-13C17 A10 DDRIO 0.66777 2.996e-9 1.303e-12A13 A11 DDRIO 0.78207 3.963e-9 9.209e-13A12 A12 DDRIO 0.78921 3.9e-9 9.229e-13B12 A13 DDRIO 0.69073 3.368e-9 9.85e-13C12 A14 DDRIO 0.60718 3.087e-9 1.019e-12E10 BA0 DDRIO 0.55236 2.909e-9 1.077e-12 E8 BA1 DDRIO 0.64258 3.147e-9 1.063e-12 C14 BA2 DDRIO 0.63466 3.2e-9 9.911e-13 C9 CASN DDRIO 0.48527 2.259e-9 1.156e-12 A11 CK CLKOUT 0.69922 3.459e-9 9.665e-13 C5 CKE DDRIO 0.55668 2.702e-9 1.288e-12 B11 CKN CLKOUT 0.682 3.346e-9 9.7e-13 C6 CSN0 DDRIO 0.73844 3.326e-9 1.176e-12 E9 CSN1 DDRIO 0.54302 2.347e-9 1.741e-12 E1 DM0 DM 0.84542 4.208e-9 9.827e-13A3 DM1 DM 0.87932 3.846e-9 1.104e-12B14 DM2 DM 0.73991 3.295e-9 1.008e-12B19 DM3 DM 0.853 4.088e-9 1.09e-12E2 DQ0 DQ 0.82747 3.784e-9 1.153e-12D1 DQ1 DQ 0.89128 4.228e-9 1.058e-12D2 DQ2 DQ 0.89248 3.944e-9 1.242e-12C1 DQ3 DQ 0.8881 4.18e-9 1.046e-12B2 DQ4 DQ 0.8928 3.953e-9 1.23e-12A1 DQ5 DQ 0.95543 4.22e-9 1.266e-12A2 DQ6 DQ 0.91317 3.998e-9 1.222e-12B3 DQ7 DQ 0.91574 3.846e-9 1.317e-12B4 DQ8 DQ 0.77137 3.525e-9 1.129e-12A4 DQ9 DQ 0.82731 3.763e-9 1.125e-12B5 DQ10 DQ 0.78685 3.595e-9 1.095e-12A5 DQ11 DQ 0.85586 4.047e-9 9.938e-13B7 DQ12 DQ 0.73381 3.415e-9 1.013e-12A7 DQ13 DQ 0.7638 3.535e-9 1.038e-12B8 DQ14 DQ 0.76254 3.425e-9 1.075e-12A8 DQ15 DQ 0.82193 3.678e-9 9.283e-13A14 DQ16 DQ 0.81303 3.904e-9 9.362e-13A15 DQ17 DQ 0.7223 3.454e-9 9.949e-13B15 DQ18 DQ 0.74037 3.487e-9 1.05e-12A16 DQ19 DQ 0.81487 3.899e-9 9.464e-13B17 DQ20 DQ 0.76587 3.579e-9 1.077e-12A18 DQ21 DQ 0.80267 3.988e-9 9.76e-13B18 DQ22 DQ 0.81344 3.938e-9 1.05e-12A19 DQ23 DQ 0.8549 4.295e-9 1.007e-12A20 DQ24 DQ 0.88968 4.265e-9 1.065e-12A21 DQ25 DQ 0.93443 4.259e-9 1.182e-12B20 DQ26 DQ 0.87356 3.95e-9 1.191e-12B21 DQ27 DQ 0.93784 4.335e-9 1.095e-12D20 DQ28 DQ 0.87183 3.878e-9 1.208e-12D21 DQ29 DQ 0.85734 4.041e-9 1.018e-12E20 DQ30 DQ 0.8406 3.745e-9 1.252e-12E21 DQ31 DQ 0.80301 3.724e-9 1.109e-12B1 DQS0 DQS 0.94514 4.39e-9 1.097e-12A6 DQS1 DQS 0.82907 3.936e-9 9.705e-13A17 DQS2 DQS 0.84444 4.02e-9 9.857e-13C21 DQS3 DQS 0.8819 4.171e-9 1.041e-12C2 DQSN0 DQS 0.81474 3.713e-9 1.144e-12 B6 DQSN1 DQS 0.75495 3.495e-9 1.048e-12 B16 DQSN2 DQS 0.73785 3.492e-9 1.066e-12 C20 DQSN3 DQS 0.82541 3.759e-9 1.135e-12 C18 ODT DDRIO 0.67749 3e-9 1.239e-12 E15 RASN DDRIO 0.66222 3.292e-9 1.082e-12 C16 RSTN DDRIO 0.76735 3.563e-9 1.152e-12 E14 WEN DDRIO 0.59208 3.085e-9 1.05e-12 C4 ZQ DDRIO 0.81395 3.381e-9 1.268e-12 F8 VDDMEM POWERH8 VDDMEM POWERJ8 VDDMEM POWERF10 VDDMEM POWERH10 VDDMEM POWERJ10 VDDMEM POWERF14 VDDMEM POWERH13 VDDMEM POWERJ13 VDDMEM POWERH14 VDDMEM POWERE7 VSSMEM GNDF9 VSSMEM GNDH9 VSSMEM GNDJ9 VSSMEM GNDJ11 VSSMEM GNDJ12 VSSMEM GNDH12 VSSMEM GNDF12 VSSMEM GNDJ14 VSSMEM GNDG16 VSSMEM GNDF7 DDR3_VREF POWERF13 DDR3_VREF POWERF15 DDR3_VREF POWER8. [Diff Pin]定义差分pin[Diff_pin] inv_pin vdiff tdelay_typ tdelay_min tdelay_max|B1 C2 0.250V 0ns NA NAA6 B6 0.250V 0ns NA NA A17 B16 0.250V 0ns NA NA C21 C20 0.250V 0ns NA NA A11 B11 0.250V 0ns NA NA9. [Model Selector]定义各个model的类型例如:[Model Selector] DQ|DQ_msd_drv3_3440 34 Ohm Data I/O with no ODTDQ_msd_drv3_3460 34 Ohm Data I/O with no ODTDQ_msd_drv3_4040 40 Ohm Data I/O with no ODT|[Model Selector] DQS|DQS_msd_drv3_3440 34 Ohm Data Strobe I/O with no ODTDQS_msd_drv3_3460 34 Ohm Data Strobe I/O with no ODTDQS_msd_drv3_4040 40 Ohm Data Strobe I/O with no ODT|[Model Selector] DM|DM_msd_drv3_3440 34 Ohm DM I/O with no ODT|DM_msd_drv3_3460 34 Ohm DM I/O with no ODTDM_msd_drv3_4040 40 Ohm DM I/O with no ODT|[Model Selector] CLKOUT|CLK_msd_drv3_3440 34 Ohm CLK I/O with no ODTCLK_msd_drv3_3460 34 Ohm CLK I/O with no ODTCLK_msd_drv3_4040 40 Ohm CLK I/O with no ODTCLK_msd_rcv3_odt40 Receiving, ODT=40-Ohms|[Model Selector] DDRIO|IO_msd_drv3_3440 Driving, Z0=34-Ohms, Rload=40-OhmsIO_msd_drv3_3460 Driving, Z0=34-Ohms, Rload=60-OhmsIO_msd_drv3_4040 Driving, Z0=40-Ohms, Rload=40-OhmsIO_msd_drv3_4060 Driving, Z0=40-Ohms, Rload=60-Ohms10. [Model]定义每个model,例如:[Model] DQ_msd_drv3_3440Model_type I/O1)定义I/O type需要定义的参数:Vinl = 0.5750VVinh = 0.9250VVmeas = 0.7500VCref = 0.0FRref = 60.0000Vref = 0.7500V|variable typ min maxC_comp 2.0000pF 1.8000pF 2.2000pF|[Receiver Thresholds][Temperature Range][Voltage Range][Pullup Reference][Pulldown Reference][POWER Clamp Reference][GND Clamp Reference][Pulldown][Pullup][GND Clamp][POWER Clamp][Ramp][Rising Waveform][Falling Waveform]IBIS模型的基本组成元素IBIS规范要求的I/V曲线的范围是Vcc到(2*Vcc),制定这一电压范围的原因是,由全反射所引起的过冲理论上的最大值是两倍的信号摆幅。

相关主题