1、ZYNQ的IBIS转换,需要使用vivado的I/O Planning Project来做处理,步骤如下
选择“updated generic IBIS models file”时需要注意,[Component]的名称需要与Vivado软件内部的设置保持一致,所以存在两个问题:(1)新建工程时需要建立与要生成IBIS模型的器件型号一致,否则转换时会出错;(2)Vivado内部对每种器件型号有一个缩写,需要将generic IBIS模型内的component名称与之保持一致,ZYNQ7000对应的名称为“zynq”
2、转化成的模型存在一定的问题,无法直接使用,因为信号管脚基本都没有分配model,如下图,需要手动分配模型,同时设定diff pin
设定模型是需要注意,想要设置的模型参数是否已经包含在IBS文件中,如模型“SSTL15_S_PSDDR”,其参数已经包含在ibs文件中,如下,所以可以直接调用,如需要调用的模型不在文件中,需要手动将模型参数加到文件中
Ibis模型中,对于管脚的输入输出属性是通过分配的模型来判断的,模型有POWER、GND、I/O、Input、Output等,当一个管脚的输入和输出需要使用不同的模型时,如DDR_DQ,则采用[model selector]的方式,在管脚的model name处为[model selector]的名称,具体选择哪种模型,在使用时具体选择
差分对的添加按照以下格式,第一列为差分信号正,第二列为差分信号负,第三列为差分电平。