当前位置:文档之家› 数字电路电子时钟课程设计

数字电路电子时钟课程设计

数字电路电子时钟课程设计
整个数字钟由时间计数电路、晶体振荡电路、校正电路、整点报时电路组成。

其中以校正电路代替时间计数电路中的时、分、秒之间的进位,当校时电路处于正常输入信号时,时间计数电路正常计时,但当分校正时,其不会产生向时进位,而分与时的校位是分开的,而校正电路也是一个独立的电路。

电路的信号输入由晶振电路产生,并输入各电路
方案论证:方案一数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。

秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。

优点:数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。

方案二秒、分计数器为60进制计数器,小时计数器为24进制计数器。

实现这两种模数的计数器采用中规模集成计数器74LS90构成。

优点:简单易懂,比较好调试。

1 设计原理数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。

秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。

将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。

“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。

“时计数器”采用24进制计数器,可以实现一天24h的
累计。

译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。

整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。

校时电路是来对“时、分、秒”显示数字进行校对调整。

其数字电子钟系统框图如下:
图 1 数字电子钟系统框图
4 详细设计及实验步骤
秒脉冲信号发生器
秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。

由振荡器与分频器组合产生秒脉冲信号。

振荡器: 通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz 脉冲。

分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需要的信号,选用三片74LS90进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。

其电路图如下:
图2 秒脉冲信号发生器
秒、分、时计时器电路设计
秒、分计数器为60进制计数器,小时计数器为24进制计数器。

实现这两种模数的计数器采用中规模集成计数器74LS90构成。

60进制计数器:由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,另一片设置6进制加法计数器。

两片74LS90按反馈清零法串接而成。

秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP1。

下图电路即可作为秒计数器,也可作为分计数器。

24进制计数器:由74LS90构成的二十进制计数器,将一片74LS90设计成4进制加法计数器,另一片设置2进制加法计数器。

即个位计数状态为Qd Qc Qb Qa = 0100十位计数状态为Qd Qc Qb Qa = 0010时,要求计数器归零。

通过把个位Qc、十位Qb相与后的信号送到个位、十位计数器的清零端,使计数器清零,从而构成24进制计数器。

电路图如下:
图3 60 进制计数器
图4 24 进制计数器
译码显示电路
译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。

用与驱动LED七段数码管的译码器常用的有74LS48。

74LS48是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。

若将秒、分、时计数器的每位输出分别送到相应七段译吗管的输入端,便可以进行不同数字的显示。

在译码管输出与数码管之间串联电阻R作为限流电阻。

图5 译码显示电路
5 校时电路
校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据标准时间进行校时。

K1、K2分别是时校正、分校正开关。

不校正时,K1、K2开关是闭和的。

当校正时位时,需要把K1开关打开,然后用手拨动K3开关,来回拨动一次,就能使时位增加1,根据需要去拨动开关的次数,校正完毕后把K1开关闭上。

校正分位时和校正时位的方法一样。

其电路图如下:
图6 校正电路7 课程设计原理图
图8 8 设计结果与分析
整个数字钟由时间计数电路、晶体振荡电路、校正电路、整点报时电路组成。

其中以校正电路代替时间计数电路中的时、分、秒之间的进位,当校时电路处于正常输入信号时,时间计数电路正常计时,但当分校正时,其不会产生向时进位,而分与时的校位是分开的,而校正电路也是一个独立的电路。

电路的信号输入由晶振电路产生,并输入各电路。

把显示器与CD4511相连,第一次接时,数码管完全没有显示数字,检查后发现是数码管未接地而造成的,接地后发现还是无法正确显示数字,用万用表检测后,发现是因芯片引脚有些接触不良而造成的,所以确认芯片是否接触良好是非常重要的一件事。

六进制、十进制都没有什么大的问题,只是芯片引脚的老问题,只要重新插过芯片就可以解决了。

但在六十进制时,按图接线后发现,显示器上的数字总是100进制的,而不是六十进制,检测后发现无论是线路的连通还是芯片的接触都没有问题。

最后,在重对连线时发现是线路接错引脚造成的,改过之后,显示就正常了。

因上面程因引脚接错而造成错误,所以校正电路是完全按照仿真图所连的,在测试时,开始进行时校时时,没有出现问题,但当进行到分校时时,发现计数电路的秒电路开始乱跳出错。

因此,电路一定是有地方出错了,在反复对照后,发现是因为在接入校正电路时忘了把秒十位和分个位之间的连线拿掉而造成的,因此,在接线时一定要注意把不要的多余的线拿掉
在整个设计的过程中,虽然遇到了一些问题,可是经过我们的努力都一一解决了,总的来说,整个设计还是比较成功的,实现了时钟模块、闹钟模块、显示模块以及控制模块的相互联接。

9 心得体会
通过这次数字钟的课程设计与制作,让我知道设计电路的一些程序,也让我初步了解了关于数字钟的一般原理与设计理念,加深了对各种芯片逻辑功能的了解,更重要的是掌握了许多实际操作技能。

由于数字钟包括组合逻辑电路和时序电路,通过它也让我进一步学习与掌握了各种组合逻辑电路与时序电路的原理与使用方法。

这次课程设计时间只有五天,而安排在前期原理图设计上
的时间就用了两天,占总时间的40%,可见前期准备的重要性,前期的准备充分与否,直接关系到设计的成败。

当我得知这次课程设计的任务是数字钟之后,马上就去图书馆查找相关资料,先对数字钟的设计有个总体的把握,顺利画出了它的总体设计框图。

接下来就是对组成数字钟的各个功能模块的设计了,这一步是本次设计的重中之重,它需要考虑很多东西,像选择什么样的芯片,多大的电阻、电容等等。

经过上网查找和与同学讨论确定了各个模块的电路,一个完整的数字钟的电路图已经形成。

设计方案经过老师肯定之后就是数字钟的制作与调试了,它占了总时间的一半,这是一个难点也是重点。

在这个过程中吸取了许多教训,我在接下了的制作过程中就显得异常轻松,比较快的完成了这次任务。

这就是好事多磨吧!
通过这次课程设计,让我对各种电路都有了大概的了解,所以说,坐而言不如立而行,对于这些电路还是应该自己动手设计操作才会有深刻理解和达到学习的目的。

参考文献
[1].阎石.数字电子技术基础[M] ;高等教育出版社,1996-02
[2].余孟尝.数字电子技术基础简明教程[M] ;高等教育出版社,2008-03
[3]康华光.电子技术基础数字部分[J];高等教育出版社,1999-06
[4]童诗白.模拟电子技术基础第二版[J];北京高等教育出版社,2001-01
[5]陈永.555集成电路应用[J];电子工业出版社,2003-05
[6]阎石.数字电子技术基础(第5版)[M];高等教育出版社,2002-03
[7]郝鸿安.555集成电路使用电路集[M];上海科学普及出版社,2005-06
[8]孙余凯,吴鸣山,项绮明.555时基电路识图[J];电子工业出板社,2003-03
[9]卢结成.电子电路实验及应用课题设计[J]. 中国科学技术大学出版社,2007-09
[10]魏绍亮,陈新华. 电子技术实践[M];机械工业出版社,1999-03
致谢
百度文库- 好好学习,天天向上
-10 在此次设计中,指导老师给了我很大的帮助,在我的设计中给予了很多的
宝贵指导意见,才能使我的设计得以顺利完成,在此我向李敏君老师表示衷心的感谢。

此外,本次设计的完成也离不开同学的热情帮忙。

同时,在本次设计中不仅我学会了很多关于触发器的知识,同时也提高了我的实际动手能力,再次对关心帮助我的老师同学给予衷心的感谢。

相关主题