当前位置:文档之家› 暨南大学考研历年真题之数字电子技术2010--2013年考研真题

暨南大学考研历年真题之数字电子技术2010--2013年考研真题

考试科目:
]。 C.1010 D.0010
共 4 页,第 1 页B来自1100数字电子技术1
3.欲将正弦波转换成为同频率的矩形脉冲,应选用[ A.多谐振荡器 B.施密特触发器 C.单稳态触发器 D.JK 触发器
]。
4.单稳态触发器输出脉冲的宽度主要取决于 A.触发脉冲的宽度 B.触发脉冲的幅度; C.电源电压的数值 D.组成微分或积分电路的电阻、电容参数 5.8 位 D/A 转换器,单极性输出时,分辨率为[ 1 1 A. 2 7 1 B. 9 C. 8 2 1 2 1 ]。 D. 28 1
3、 由 555 定时器组成的电路中, 电压控制端与地之间接一个电容的作用是 4、随机存储器 RAM 在掉电后所存数据将 5、PAL、GAL、和 GPLD 的与-或阵列中, 二、 选择题(每小题 3 分,共 15 分) 1、下列几种说法中错误的是[ ]。 A.任何逻辑函数都可以用卡诺图表示 B.逻辑函数的卡诺图是唯一的 C.同一个卡诺图化简结果可能不是唯一的 D.卡诺图中 1 的个数和 0 的个数相同 2、多路数据分配器可以直接由[ A.编码器 B.译码器 ]来实现。 C.多位加法器 。
三、 (20 分)判断图 3 各电路能否正常工作。若不能正常工作,请说明原因并改正。
图3 四、 (10 分)用 4 选 1 数据选择器实现以下逻辑功能: Y=A⊙B⊙C (要求列出过程) 五、 (10 分)试用 ROM 实现两个 2 位二进制数的加法运算(列出过程,用简 化阵列图表示) 。
六、 (10 分)逻辑电路和各输入信号波形如图 6,设触发器的初始状态为 0,画 出 Q 和 Z 对应于 CP 的波形。
2010 年招收攻读硕士学位研究生入学考试试题
********************************************************************************************
学科、专业名称:光学工程 研究方向: 考试科目名称:820 数字电子技术
考生注意:所有答案必须写在答题纸(卷)上,写在本试题上一律不给分。
一、填空题 (每小题 2 分,共 10 分) 1.逻辑函数 L AB AC 的对偶式为 L’= 2.化简逻辑函数 Y ABCD ABD ACD 。 。
3.已知一个 ROM 器件含有 64 个基本存储单元,字长为 8 位,则该 ROM 有 个地址, 条数据输出线。 4.要求 A/D 转换器将 0~50℃范围的温度转换为数字量,精确到 0.1℃,至少 需要 位的 A/D 转换器。 5.一般而言,有 n 根地址线的 SRAM 有 个字。 二、选择题 (每小题 2 分,共 10 分)

阵列是可由用户现场编程的。
D.多路数据选择器 ]。
3、 为使 TTL 与非门电路组成的单稳态触发器正常工作, 定时电阻 R 的取值应[ A.> 0.7 K B.< 0.7 K C.> 2 K D.< 2 K
4、输入和输出有理想的线性关系的 A/D 转换器,当分别输入 0V 和 5V 电压时,输 出的数字量分别为 00H 和 FFH, 则当输入 2V 电压时, 电路输出的数字量为[ ]。 A.80H B.67H C.66H D.5FH 5、容量是 64K×8 的存储器共有[ A.64 根地址线,8 根数据线 C.64K 根地址线,8 根数据线 ]。 B.64K 个存储单元,8 根数据线 D.8 根地址线,16 根数据线
图 10 十一、 (15 分)时序逻辑电路如图 11 所示。 1.写出各驱动方程和状态方程。 2.列出状态转换表,说明其功能。
图 11
考试科目:数字电子技术 共 4 页,第 4 页
4
2011 年全国硕士研究生统一入学考试自命题试题
学科与专业名称:光学工程 光学工程(专业学位) 考试科目代码与名称:820 数字电子技术
九、 (15 分)一位全加器 FA 和 2 线-4 线译码器及与非门组成如图 9 所示电路。 请分析该电路输出与输入的关系,写出 F 的逻辑表达式,最终结果以最小项 之和的形式表示(要求列出分析过程) 。
考试科目:数字电子技术 共 4 页,第 3 页
3
图9 十、 (15 分) 同步可预置数的四位二进制计数器 74161 和 8 选 1 数据选择器 74LS151 组成如图 10 所示电路。 (74LS151 选通端 S 低电平有效; 74161 中的 CLR 、S1 、 ) S 2 相当于 74LS161 的进位 C 及 EP、ET 端,其功能表与 74LS161 同。 1.试分析 74161 组成为几进制计数器?画出状态转换图(只画有效状态) 。 2.设 74161 的初态为 0010,画出 Q3 、Q2、Q1 、Q0 ,Y 与 CP 对应的波形。 (至少画出 8 个 CP) 。
考生注意:所有答案必须写在答题纸(卷)上,写在本试题上一律不给分。
A
********************************************************************************************
一、
填空题(每小题 3 分,共 15 分) 。
1、逻辑函数 F A ( B C ) 1 的反函数 F = 2、与非门的多余输入端应 。
考试科目:
数字电子技术

4
页,第 2

2
图6 七 、 ( 20 分) 用 JK 触发 器和必要的门电路,设计一同步时序电路,实现如图 7 的状态转换关系。要求列出设计过程(写出卡诺图、状态方程、驱动方程、 输出方程等,可不画电路) 。
图7 八、 (15 分)用同步十六进制计数器 74LS161 和必要的门电路,设计一个可 变进制的加计数器。要求控制信号(输入信号)A = 0 时为十五进制, A = 1 时为十二进制。74LS161 引脚及功能表如下:
1、 图 2.1 是某触发器的输入端 A、B 和输出端 Q 、 Q 的波形,可判断它是 [ ] 触发器。 A、T
cp A
B 、D
C、RS
D、 JK
B
Q
Q
图 2.1 图 2.2 2.图 2.2 时序逻辑电路,设初态 Q0Q1Q2Q3 0000,则第 2 个 CP 的上升沿到 来时,电路的状态 Q0 Q1Q2 Q3 [ A.1110
相关主题