当前位置:文档之家› 集成编码器、译码器功能测试及应用

集成编码器、译码器功能测试及应用


2. 试用2片集成3—8线优先编码器74LS148和适当的集成
门电路构成4—16线优先编码器,写明设计过程,并实验 验证。
六. 创新实验内容
要求设计一键盘编码电路,键盘有10个按键,分别对 应0~9十个数码,且数码9的级别最高,数码0的级别最低,
编码电路输出为8421BCD码。此外还要求电路能区分无
6 14
B C D
1
G3
I7
I8
G4 1 G5 1 GND
I9
GND
11 c B 1 74LS47 10 d C 9 e 2 15 f g 14 D 6 8
b 6 c 4 d 2 e 1 f 9 g 10
图3
五.提高实验内容
1. 试采用2片集成二进制译码器74LS138构成4—16线译 码器,设计出电路并实验验证。
实验4 集成编码器、译码器功能测试及应用
一.实验目的


1. 掌握集成编码器的逻辑功能及特点。
2. 掌握集成译码器的特点及使用方法。


3. 熟悉利用集成译码器设计组合逻辑电路的 方法。
4. 了解LED数码管的使用方法。
二.实验仪器及器材
实验仪器:双踪示波器,交流毫伏表,函数 发生器,直流稳压电源,万用表,数字电子 电路实验平台。 实验元器件:74LS148、74LS147、 74LS138、74LS47、CD4069;共阳极七段 LED数码管;510Ω电阻若干。
八. 思考题
1. 显示译码器驱动LED数码管时,为 什么每段一定要串限流电阻R?选择 R的原则是什么? 2. 74LS47可以直接驱动共阴极接法的 数码管吗?外加什么逻辑器件可以驱 动?画出电路图。 3. 试用74LS138和集成门电路设计一 个3人表决电路,要求有详细的设计 过程。 4.74LS138译码器的各管脚连接电路 如图4 ,第6管脚输入一TTL电平的方 波信号,试画出Y0~Y7端的波形。
Vcc EO GS I 3
16 15 14 13
I2
12
I1
11
I 0 A0
10 9
74148 74LS148
1 2 3 4 5 6 7
8
I4
I5
I6
I7
EI
A2 A1 GND
图1
(b)
表1
输 入 输 出
EI I0
1 0 0 0 0 0
×
I1 I2
× ×
I3
×
I4
×
I5 I6 I7
× × ×
A2 A1 A0 GS EO
三.预习要求
1. 正确理解编码及译码基本概念。
2. 熟悉常用编码器、译码器的特点及应用。
3. 查出实验中所用集成编码器、译码器的功 能表及管脚排列图。
4. 求出设计电路的逻辑函数表达式并画出要 设计的实验电路图。
四.基本实验
1. 集成优先8—3线编码器74LS148功能测试
图1是74LS148的管脚排列图,给器件加入+5V电源并连接实 EO 和 验电路。按照表1 输入信号的状态,测试 A2 ~ A0 、 GS ,并填表。判断信号I7~I0的优先级别。
1
× × × ×
1
× × × ×
1
× × × ×
1
× × × ×
1
× × ×
1
× ×
1
×
1 0 1 1 1
0 1 1
0 1
0
0
0 0 0
×
× ×
×
×
×
0
1 1 1
1
1 1 1
1
1 1 1
1
1 1 1
1
1 1 1
0 1 1
0 1
0
2. 集成3—8线译码器74LS138功能测试
图2 是集成3—8线译码器74LS138的管脚排列图,接入+5V 电源,按下列步骤测试该器件的功能。 (1)令使能端G1=0,使能端G2A、 G2B 取任意值,输入端A2~A0取任 意值,依次测量输出Y0~Y7的状态, 填入表2。 (2)令使能端G2A、G2B分别等于 1,使能端G1任意,输入端A2~A0 取任意值,测量输出Y0~Y7的状态, 填入表2。 (3)令G1=1,G2A=0,G2B=0, 令A2~A0由000~111取不同二进制代 码,分别测量输出Y0~Y7的状态, 并填入表2。
G1 S0 S1 S2 S3 S4 S5 S6 S7 S8 S9 CD4069 1
I1
I2
11 12 13 1 2 3 4 5 10 8
16 9 A 5VG2 1源自RBII3I4
5V
LT A
5 3 7
16 4
5V
BI/RBO R 300x7
5V
a 7 3
13 a 12 b
I5
I6
74LS147 7
A2
A1 A0
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
× × × × × × × × × 0 0 0 0 0 1 0 1 0
1
1 1 1 1
0
0 0 0 0
0
0 0 0 0
0
1 1 1 1
1
0 0 1 1
1
0 1 0 1
3. 试用74LS138译码器和74LS00与非门设计一个三
人表决电路,结果按少数服从多数的原则决定。
1 2
A0 A1
74LS138
16
+5V
Y0 Y1 Y2 Y3 Y4 Y5 Y6
15 14 13 12 11 10 9
+5V
3 4 5
A2 G2A G2B G1 Y7
A
6 7 8
图4
5. 试用集成3—8线译码器74LS138构成“1线—8线”数 据 分配器,画出电路图。 6.在图3编码、译码及显示电路实验电路中,在输入 按键S9~S0均不被按下时,数码管显示何值?此时 74LS47的第4管脚(BI/BRO)为何值?如果输入按键 S9~S0中只有S0被按下,数码管将显示何值?如果输入 按键S9~S0全部被按下,数码管将显示何值?
Vcc Y0 Y1 Y 2 Y3 Y4 Y 5 Y6
16 15 14 13 12 11 10 9
74LS138 74138
1 3 5 6 7
2
4
8
A0 A1 A2 G2A G2B G1 Y7 GND (b)
图2
表2
输 入 输 出
G1 G2A G2B
× 1 × × × 1 0 1 1 1 × × 0 0 0 0 0 0
要求写出设计过程,幷实验进行验证。
*4. 编码、译码及显示电路测试
由二—十进制编码器74LS147、显示译码器74LS47、反 相器CD4069和数码管组成的电路如图3所示。按图3连接电 路,分别按下输入不同编号的按键S9~S0,观察显示数码管 的显示情况并记录;如果S9~S0均不被按下,记录数码管显 示情况。测试输入信号S9~S0的优先级。
键按下和有键按下两种状态。请采用CMOS器件来设计 该电路。要求自行查阅相关集成器件的型号,自行设计 电路和自拟实验方法、步骤。
七. 实验报告要求
1. 将集成编码器74LS148逻辑功能测试结果填入表格中。 2. 整理集成译码器74LS138的测试结果并填入自拟的表格中。 3. 画出完成的设计电路图,并写明设计过程和测试结果。 4. 分析编码、译码及数码显示电路的工作原理和实验结论。 5. 总结实验过程中出现的问题和解决方法。
相关主题