当前位置:文档之家› 数字电路实验报告

数字电路实验报告

电路实目录实验一组合逻辑电路分析 (2)实验二组合逻辑实验(一) (6)实验三组合逻辑实验(三) (11)实验四触发器和计数器 (19)实验五数字电路综合实验 (24)实验六555集成定时器 (27)实验七数字秒表 (31)实验一组合逻辑电路分析一、参考元件1、74LS00(四2输入与非门)2、74LS20(双4输入与非门)二、实验内容1、组合逻辑电路分析A B C D 789101112X15 V1图1.1 组合逻辑电路分析电路图说明:ABCD按逻辑开关“1”表示高电平,“0”表示低电平;逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。

实验表格记录如下:实验分析:=AB+CD ,同样,由真值表也能推出此方程,由实验逻辑电路图可知:输出X1=AB CD说明此逻辑电路具有与或功能。

2、密码锁问题:密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。

试分析下图中密码锁的密码ABCD是什么?X1X25 VABCD图1.2 密码锁电路分析实验真值表记录如下:实验分析:由真值表(表1.2)可知:当ABCD为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。

由此可见,该密码锁的密码ABCD为1001.因而,可以得到:X1=ABCD,X2=1X。

实验二 组合逻辑实验(一)半加器和全加器 一、实验目的熟悉用门电路设计组合电路的原理和方法步骤。

二、预习内容1、复习用门电路设计组合逻辑电路的原理和方法步骤。

2、复习二进制数的运算①用“与非”门设计半加器的逻辑图②完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图 ③完成用“异或”门设计三变量判奇电路的原理图 三、参考元件1、74LS283(集成超前4位进位加法器)2、74LS00(四2输入与非门)3、74LS51(双与或非门)4、74LS136(四2输入异或门) 四、实验内容1、用与非门组成半加器 由理论课知识可知:i S =i i A B ⊕=i i i i AB A B +=i ii i i i A B A A B B ∙∙∙ i C =i i A B =i i A B根据上式,设计如下电路图:AiBi SiCi图2.1与非门设计半加器电路图得到如下实验结果:表2.1 2、用异或门、与或非门、与非门组成全加器 由理论课知识可知:i S =1i i i A B C -⊕⊕ i C =1()i i i i i A B A B C -+⊕根据上式,设计如下电路:Ai BiCi-1SiCi图2.2 用异或门、与或非门、与非门设计的全加器实验数据表格所得如下:被加数i A 0 1 0 1 0 1 0 1 加数i B 0 0 1 1 0 0 1 1 前级进位1i C - 0 0 0 0 1 1 1 1 和i S 0 1 1 0 1 0 0 1 新进位i C1111表2.2 3、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1,否则为0. 根据题目要求可知:输出L=ABC ABC ABC ABC A B C +++=⊕⊕ 则可以设计出如下电路:74LS136NA B CL图2.3 用异或门设计的3变量判奇电路根据上图,可以得到如下实验数据表格:输入A 0 0 0 0 1 1 1 1 输入B 0 0 1 1 0 0 1 1 输入C 0 1 0 1 0 1 0 1输出L1111表2.3 4、用“74LS283”全加器逻辑功能测试U174LS283NS U M _410S U M _313S U M _14S U M _21C 49B 411A 412B 315A 314B 22A 23B 16A 15C 07图2.4 元件74LS283利用74LS283进行如下表格中的测试:实验三 组合逻辑实验(三)数据选择器和译码器的应用 一、实验目的熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。

二、预习内容1、了解所用元器件的逻辑功能和管脚排列2、复习有关数据选择器和译码器的内容3、用八选一数据选择器产生逻辑函数L ABC ABC ABC ABC =+++和L A B C =⊕⊕4、用3线-8线译码器和与非门构成一个全加器 三、参考元件1、数据选择器74LS1512、3—8线译码器74LS138 四、实验内容1、数据选择器的使用:当使能端EN=0时,Y 是2A 、1A 、0A 和输入数据0D ~7D 的与或函数,其表达式为:7i i i Y m D ==∙∑(表达式1)式中i m 是2A 、1A 、0A 构成的最小项,显然当i D =1时,其对应的最小项i m 在与或表达式中出现。

当i D =0时,对应的最小项就不出现。

利用这一点,不难实现组合逻辑电路。

将数据选择器的地址信号2A 、1A 、0A 作为函数的输入变量,数据输入0D ~7D 作为控制信号,控制各个最小项在输出逻辑函数中是否出现,使能端EN 始终保持低电平,这样,八选一的数据选择器就成为一个三变量的函数产生器。

①用八选一的数据选择器74LS151产生逻辑函数L ABC ABC ABC ABC =+++将上式写成如下形式:11336677L m D m D m D m D =+++该式符合表达式1的标准形式,显然1D 、3D 、6D 、7D 都应该等于1,而式中没有出现的最小项0m 、2m 、4m 、5m ,它们的控制信号0D 、2D 、4D 、5D 都应该等于0,由此可画出该逻辑函数产生器的逻辑图:10X1图3.1 逻辑电路图经过实验验证,得到如下真值表:=+++的由实验所得真值表可知:此逻辑电路能实现逻辑表达式L ABC ABC ABC ABC功能=⊕⊕,根据上述原理自行设计②用八选一的数据选择器74LS151产生逻辑函数L A B C逻辑图,并验证实际结果。

∑L A B C=⊕⊕=(1,2,4,7)m由以上最小项形式可以设计如下逻辑电路图:X101C B A图3.2 逻辑电路图实验测的真值表如下:表3.2 真值表2、3-8线译码器的应用用3-8线译码器74LS 138和与非门构成一个全加器,写出逻辑表达式并设计逻辑电路图。

验证实际结果。

全加器的和i S 与新进位i C 的表达式如下:i S =1i i i A B C -⊕⊕=1111i i i i i i i i i i i i A BC AB C A B C ABC ----+++=(1,2,4,7)m ∑ i C =1()i i i i i A B A B C -+⊕=1111i i i i i i i i i i i i ABC A BC AB C ABC ----+++=(3,5,6,7)m ∑做出如下逻辑电路图:U2B74LS20NSiCi图3.3 74LS138做成的全加器逻辑电路图通过实验得到如下真值表:通过真值表中的数据可以看出,按照图3.3的逻辑电路可以做成全加器。

3.扩展内容用一片74LS151构成四变量的判奇电路。

L ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD=+++++++01234567m D m D m D m D m D m D m D m D =+++++++画出如下电路图:D'D图3.4 74LS151做成的判奇电路通过实验得到如下真值表:实验四触发器和计数器一、实验目的1、熟悉JK触发器的基本逻辑功能和原理2、了解二进制计数器工作原理3、设计并验证十进制、六进制计数器二、预习内容1、复习有关RS触发器,JK触发器,D触发器的内容2、预习有关计数器的工作原理3、用JK触发器组成三精制计数器,设计电路图4、用74LS163和与非门组成四维二进制计数器,十进制计数器,六进制计数器,设计电路图三、参考元件1、74LS00四反相器2、74LS107双JK触发器3、74LS74双D触发器4、74LS63可预置四位二进制计数器(同步清零)四、实验内容1、RS触发器逻辑功能测试用一块74LS00与非门构成RS触发器,用万用表测量Q及Q的电位,并记录于下表中R S图4.1 RS触发器电路图实验记录表格如下:R S Q Q' 触发器电位0 1 0 1 低电位1 0 1 0 高电位1 1 Q Q' 保持0 0 1 1 不确定表4.1 RS2、六进制计数器图4.2 六进制计数器3、十进制计数器图4.3 十进制计数器4、六十进制计数器图4.4 六十进制计数器实验五数字电路综合实验一、实验目的1、学会计数器、译码器、显示器等器件的使用方法2、学会用它们组成具有计数、译码、显示等功能的综合电路,并了解他们的工作原理。

二、预习内容1、复习有关计数器、译码器、寄存器、显示器的内容2、熟悉有关元器件的管脚排列3、设计十进制计数译码显示电路。

三、参考元件译码器74LS248、计数器74LS169、共阴极七段显示器四、实验内容1、按自行设计电路图接线图5.1 十进制的加计数电路2、合上电源。

当计数器预置初始状态“0000”后,将“置数”改为“1”态,由CP输入1Hz的连续方波。

检查输入脉冲数与显示器上显示的十进制数字是否相符。

五、实验分析分析实验结果,讨论:利用上述方法,能否扩大成0~99的计数、译码、显示电路?计数器的进位如何实现?答:可以扩大成100进制的计数、译码显示电路,利用两块计数器、两块译码器和两个显示器,组合后就能有以上功能。

可以设计成如下电路:图5.2 100进制电路图实验六 555集成定时器一、实验目的熟悉与使用555集成定时器 二、预习内容复习有关555集成定时器的内容和常用电路 三、参考元件 555集成定时器 四、实验内容 1、555单稳电路①按图接线,组成一个单稳触发器。

②测量输出端(3端),控制端(5端)的电位并与理论值比较。

③用示波器观察输出波形以及输出电压的脉宽。

(脉宽ln3 1.1w t RC RC ==)。

图6.1 555单稳触发器图6.2 示波器观察单稳触发器输出端的波形2、555多谐振荡器①按图接线,组成一个多谐振荡器。

输出矩形波的频率为:②用示波器观察输出波形。

R1100kΩ图6.3 555构成的多谐振荡器图6.4 用示波器观察的多谐振荡器输出端的波形3、接触开关按图接线,构成一个接触开关。

摸一下触摸线,LED 亮一秒。

图6.5 触摸开关逻辑电路图实验七数字秒表一、实验目的1、了解数字计时装置的基本工作原理和简单设计方法。

2、熟悉中规模集成器件和半导体显示器的使用。

3、了解简单数字装置的调试方法,验证所设计的数字秒表的功能二、预习内容1、N进制计数器、译码显示电路及多谐振荡器的工作原理和设计方法2、所用器件的功能和外部引线排列三、参考元件集成元件:555定时器一片,74LS248 两片,74LS163 两片,LED 两片,74LS00两片。

相关主题