实验二基于集成锁相环的频率合成器的
设计
一、实验目的:
掌握单片集成锁相环CD4046的技术性能指标及电路设计方案,学会应用CD4046制
二、实验内容:
1、认真阅读CD4046技术手册,掌握芯片的工作原理、性能指标及电路设计方法;
2、掌握频率合成器组成及工作原理,用CD4046设计并构建调试数字频率合成器,要求输出频率1KHz~1MHz,步进值1KHz。
三、实验原理
频率合成是用任一指定的基准频率经过一些功能电路的处理,产生一系列需要的稳定的多种基准频率。
利用锁相环实现频率合成,主要是产生可数字或程序控制的基准频率的倍频基准频率。
其原理是在锁相环的反馈回路中插入一N分频的分频电路,形成闭环,此时VCO的输出为Nfr.fr是基准频率,改变N值即可改变电路的输出频率,其稳定度与基准频率相同。
原理框图如下所示
设计基于CD4046集成锁相环的频率合成器的主要工作有: 1)设计调试晶体振荡电路,产生基准频率Rf。
2)设计N分频器,N的调节范围根据合成频率范围的基准频率的大小确定。
实验中设计基准频率为0.5kHz,要求合成输出频率1kHz~1MHz,则N=2~2000。
分频器因根据N的范围设计。
四、实验步骤:
1、详细分析给出的电路图,根据输出频率设计电路参数C1.。