1.基本的逻辑关系有 与逻辑 、 或逻辑 、 非逻辑 。
2.表示逻辑函数功能的常用方法有_真值表、____逻辑符号__、卡诺图等。
3.)?为使F=A ,则B 应为何值(高电平或低电平
4.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 TTL 电路和 CMOS 电路。
5.如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。
6.时序逻辑电路的输出不仅和__输入信号_有关,而且还与_现态_
有关。
8、数字电路按照是否有记忆功能通常可分为两类: 组合路基电路 、 时序逻辑电路 。
9、T 触发器的特征方程为 1n n n Q T Q T Q
+=+ 。
10、一个10位地址码、8位输出的ROM ,其存储容量为 8K 或213 。
11、能够实现“线与”的TTL 门电路叫OC 门门,能够实现“线与”的CMOS 门电路叫OD 门 门。
12、一个JK 触发器有2 个稳态,它可存储1 位二进制数。
13、函数1
F AB B C =+的反演式1F = 1()()F A B B C =++ ;
函数2F A BC =+的对偶式2()F A B C '=+。
14、有一8位倒T 型R —2R 电阻网络DAC ,已知f R R =,REF V 10V =,
15、单稳态触发器有两个工作状
态 稳态 和 暂稳态 ,其中 暂稳态 是一种不能长久保持的状态。
高电平
低电平
低电平
16、TTL 集成JK 触发器,其d R 引脚功能为 置0 ,d S 引脚功能为 置1 ,均为 低 电平有效。
、同步时序电路和异步时序电路比较,其差异在于后者 。
A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关 2、最小项ABCD 的逻辑相邻项最小项是 A 。
A 、ABCD
B 、ABCD
C 、ABC
D D 、ABCD
3.比较两个一位二进制数A 和B,当A=B 时输出F=1,否则则F 的表达式是( D )。
A 、F=AB B 、B A F = C 、B A D 、F=A ⊙B
4.用触发器设计一个10进制的计数器,至少需要( B )个触发器。
A 、3
B 、4
C 、 6
D 、5
5.一个D 触发器,在D=1时,加上时钟脉冲,则触发器( C )
A 、保持原态
B 、置0
C 、置1
D 、翻转
6、对于T 触发器,若现态1=n
Q ,欲使次态11=+n Q ,应使输入T= 。
A 、0
B 、1
C 、Q
D 、无法确定
7、组合逻辑电路通常由 组合而成。
A 、门电路
B 、触发器
C 、计数器
D 、寄存器 8、指出下列格式中哪个是四变量A,B,C,D 的最小项? A 、ABC B 、A+B+C+D C 、ABCD D 、A+B+D 9、在下列逻辑电路中,不是组合逻辑电路的是 D 。
A 、触发器
B 、编码器
C 、全加器
D 、寄存器
10、TTL 集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A 2A 1A 0=101时,输出76543210Y Y Y Y Y Y YY 为 C 。
A 、00100000
B 、11110111
C 、11011111
D 、00000100
大题
六、试用8选1数据选择器CC74HCT151和门电路设计一个多功能电路,其功能见表1(16分)。
2.已知负边沿JK 触发器,J 、K 、CP 波形如图所示。
(1)画出其触发器逻辑符号。
略 (2)写出其触发器的特征方程。
n n n Q K Q J Q +=+1
(3)填出下面触发器的功能真值表。
(4)根据CP 、J 、K 波形,画出Q 波形。
(Q 的初始状态为0)
CC74HCT151功能表
表1
CC74HCT151功能示意图
七、分析图示电路,写出驱动方程、状态方程、列出状态转换图、判断自启动能力,总结出逻辑功能
n
Q J 2
0= 10=K
111==K J
n
n Q Q J 012= 12=K
n n n Q Q Q 0210=+
n n Q Q 111=+
n n n n Q Q Q Q 20112=+
异步五进制加法计数器有自启动能力
3、在图a 中输入波形如图b 所示,试画出输出Y 的波形,并写出Y 的逻辑表达式。
四
将下列函数化简成最简与或式
1Z (A C )B ABC ABC (A C AC )B ABC ABC ABC ABC ABC ABC ABC ABC
=⊕++=+++=+++=+
2、2Z (A,B,C )m(0,1,2,3,6,7)=∑
2Z A B =+
概念练习:
1.模拟信号的基本特点是时间和幅值均 ;数字信号的基本特点是时间和幅值均 。
2.数字电路的基本构成单元是 。
数字电路集成度是指每一芯片所包含的 的个数。
3.表示数字信号的二进制数是建立在 基础之上的。
4.二极管开关特性实质就是其 和 状态之间的转换;三极管开关特性实质就是其 和 状态之间的转换。
5.三态门不同于一般逻辑门的输出状态是 。
6.集电极开路门实现线与运算时必须通过 接直流电源。
7.门电路发生状态转换时的功耗称为 。
8.从逻辑功能角度来说,74148是 ,74138是 ,74151是 ,7485是 。
1、
A B
C b
9.双稳态触发器的四种结构中,利用输入信号直接触发的是;完全利用时钟边沿接收、触发和保持的是;没有时钟信号控制的是;可能会产生一次变化现象的是。
10.RS/D/JK/T四种触发器中,对输入信号存在约束条件的
是;仅具有保持和翻转功能的是;功能最多的是,特性方程最简单的是。
11.SRAM/DRAM/PROM/EPROM/EEPROM等几种半导体存储器中,需要借助紫外线照
射才能进行数据擦除的是,可用来作为CPU缓存的是;需要定时刷新数据的是,只能由用户进行一次编程的是。
12.半导体存储器在结构上由、、等三部分组成。
13.有一个稳态和一个暂稳态的触发器类型是。
14.获取脉冲波形的两种常用途径分别是和。
15.555定时器的1-8号管脚分别
是。
分析计算练习:
1.周期数字脉冲高电平为4ms,占空比为40%,则其脉冲周期为ms。
2.某系统每分钟传输3000bit数据,则其比特率为bit/s.
3.20.5D=H=B;
4.已知优先编码器74148输入端低电平有效且优先级从I7到I0依次降低,输出端为自然二进制反码,其输入端组合I7I6I5I4I3I2I1I0=11000110时,输出端编码为A2A1A0= 。
5.已知某TTL门电路参数如下:I OL=16mA ,I IL=-1.6mA, I OH=0.6mA, I IH=0.04 mA , 则其带同类门时的扇出数为N= 。
6.已知某TTL门电路参数如下:V OL=0.2V,V IL=0.8V,V OH=3.6V, V IH=2V , 则其低电平噪声容限V NH= V。
7.要构成模为50的计数器电路,则至少需要个触发器,将有个无效状态。
8.若A=1,B=0,C=1,则L=A⊕B+C = 。
9. 已知某RAM容量为2K×4,则该芯片应有根地址线和根数据线,若用其构成16K×8的存储系统,至少需要片。
10. JK触发器的特征方程为Q n+1= 。
11.二极管组成的门电路如图1所示,设二极管正向导通压降为0.2V,则输出端电压为V O= V。
12.共阳极七段数码管如图2所示,当输入序列为abcdefg=0000110时,该数码管显示字符为 。
13.四位右移寄存器初始数据Q 3Q 2Q 1Q 0=0101,其右移串行输入端始终D S R =1,则经过3个移位时钟周期作用后,此寄存器的输出数据Q 3Q 2Q 1Q 0= 。
1.逻辑代数式B A C A ABC B L +++=,按要求完成下列各小题: (1)用反演规则直接写出L ;(2)用对偶规则直接写出L ';
(3)将L 用公式法化简成最简与或表达式;(4)将L 变换成最简与非式。
2. 董事会有一位董事长和两位董事,就某项议题进行表决,当满足以下条件时决议通过:有两人或两人以上同意;或者董事长同意。
用译码器74138(如图所示)实现满足上述要求的电路。
3. 由触发器组成的时序电路如图所示,完成下列要求: (1)写出该电路的驱动方程和状态方程;
(2)画出该电路的状态表和状态图,指出电路结构和功能。
4. 试用正边沿JK 触发器设计一个五进制同步加法计数器电路,它有一个进位输出Z ,要求给出详细设计过程并画出电路图。
5. 4位二进制集成计数器74161(异步清零/同步预置)如图所示,试按照下列要求进行改制,要求给出必要的设计说明和连线图。
(1) 用清零法实现五进制;
(2) 用预置法实现五进制,利用74161最后五个状态。
(3) 用整体预置法实现50进制,要求采用前50个状态构成,并且片间级联采用串行进位。