数字电路习题及参考答案2
单项选择题
1.下列电路属于组合逻辑电路的是()。
A、全加器
B、寄存器
C、计数器
D、触发器
答案:A
2.若所设计的编码器是将 31 个一般信号转换成二进制代码,则输出应是一组
N=()位的二进制代码。
A、3
B、4
C、5
D、6
答案:C
3.对TTL与非门多余输入端的处理,不能将它们()。
A、与有用端连在一起
B、悬空
C、接高电平
D、接地
答案:D
4.如果要判断两个二进制数的大小或相等,可以使用()电路。
A、译码器
B、编码器
C、数据选择器
D、数据比较器
答案:D
5.主从JK触发器是在()。
A、CP下降沿触发
B、CP上升沿触发
C、CP=1的稳态下触发
D、与CP无关
答案:A
6.当优先编码器的几个输入端()出现有效信号时,其输出端给出优先权较
高的输入信号的代码。
A、同时
B、先后
C、与次序无关
答案:A
7.多位数值比较器比较两数大小顺序是()。
A、自高而低
B、自低而高
C、两种顺序都可以
D、无法判断
答案:A
8.在大多数情况下,对于译码器而言()。
A、其输入端数目少于输出端数目
B、其输入端数目多于输出端数目
C、其输入端数目与输出端数目几乎相同
答案:A
9.将BCD代码翻译成十个对应的输出信号的电路有()个输入端。
A、3
B、4
C、5
D、6
答案:B
10.下列选项不能消除竞争冒险的是()。
A、接入滤波电容
B、引入选通脉冲
C、改变输入信号
D、修改逻辑设计
答案:C
11.同步触发器的同步信号为零时,现态为1,次态为()。
A、无法确定
B、0
C、1
D、以上说法都不对
答案:C
12.对同一逻辑门电路,分别用正逻辑与负逻辑表示,则满足()关系。
A、对偶
B、互非
C、相等
D、无任何关系
答案:A
13.由与非门构成的基本R、S触发器输入端,则约束条件为()。
A、RS=1
B、R+S=0
C、RS=0
D、R+S=1
答案:C
14.下列电路中,不属于组合逻辑电路的是()。
A、译码器
B、计数器
C、编码器
D、数据分配器
答案:B
15.32位输入的二进制编码器,其输出端有()位。
A、256
B、128
C、4
D、5
答案:D
16.同步触发器CP=1时,若输入信号多次发生变化,触发器状态多次发生翻转,
则可知()。
A、抗干扰能力差
B、抗干扰能力好
C、与抗干扰能力无关
D、无法判断
答案:A
17.主从RS触发器在CP的一个周期中触发器的输出状态能改变()。
A、1次
B、2次
C、3次
D、任意次
答案:A
判断题
1.组合逻辑电路任意时刻的输出信号不仅取决于该时刻的输入信号,还与信号
作用前电路原来的状态有关。
答案:错误
2.移位寄存器不可以存储数据,但可以实现移位功能。
答案:错误
3.寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。
答案:错误
4.多个三态门电路的输出可以直接并接,实现逻辑与。
答案:错误
5.时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影
响。
答案:正确
6.时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻
辑功能,它们之间可以相互转换。
答案:正确
7.译码器是将给定的二进制代码“翻译”成相应的输出信号,从而去控制显示
器工作。
答案:正确
8.当一个门的输入有一个变量发生改变时,时差引起的现象称为竞争。
答案:错误
填空题
1.将1999个“1”异或的结果为;而将2000个“1”异或的结果为。
答案:1 0
2.单稳态触发器有个稳定状态;施密特触发器有个稳定状态。
答案:1 2
3. 若需要将缓慢变化的三角波信号转换成矩形波, 则采用电路。
答案:施密特触发器
综合题
设计一个组合电路,输入为A、B、C,输出为Y。
当C=0时,实现Y=AB;当C=1时,实现Y=A+B。
要求:
(1)列出真值表;
(2)求输出Y的最简与或表达式;
(3)完全用与非门实现该逻辑关系。
解:(1)真值表:
(2)AC
+
=
Y+
BC
AB
(3)AC
BC
=
⋅
AB
Y⋅
逻辑图略。