CMOS版图设计技巧之一
集成电路版图设计
西南科技大学
方案二
源漏可以共用
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
图形关系
集成电路版图设计
西南科技大学
思考题
1、试着画出m=1、m=3下的反相器的棍棒图
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
2、画出传输门的棍棒图
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
3、画出二输入与非门 的棍棒图
集成电路版图设计
集成电路版图设计
西南科技大学
二、棒状图(棍棒图)
如何才能容易的从电路图得到最有效的源漏共用版图
呢Байду номын сангаас——— 棒状图
棒状图的作用:
1、告诉器件的布局和连线关系,之后的工作是用实
际的器件和连线替代棒状图。
2、层之间的连接由“×”决定。表示对氧化层进行
刻蚀
集成电路版图设计 西南科技大学
倒相器
以倒相器为例 在设计中,P型器件通常放在一个共用的N阱 中,N型器件也被放置在一个共用的P阱中。
集成电路版图设计
西南科技大学
连接后的棍棒图
最后的一对晶体管(连接C点的),将它们进行翻转可 以去除一个线的交叉。
集成电路版图设计
西南科技大学
最终的棒状图
由器件B构造的倒相器和由器件C构造的倒相器之间 的连接,由于最后的那个器件翻转而变得简单。
集成电路版图设计 西南科技大学
- 混合棒状图:是指采用扩散区的矩形代替棒图,它给 以更多器件的感觉,更接近于真实版图。
西南科技大学
集成电路版图设计
西南科技大学
共用前的版图
集成电路版图设计
共用后的版图
西南科技大学
方案一
集成电路版图设计
西南科技大学
共用一个阱
集成电路版图设计 西南科技大学
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
方案二
源漏可以共用
集成电路版图设计
西南科技大学
方案二
源漏可以共用
西南科技大学
集成电路版图设计
主讲 李斌
E_mail:bin_lichina@
信息类专业课程
集成电路版图设计 西南科技大学
内容
一、紧凑型版图 二、棒状图 三、CMOS主从触发器棍棒图的画法
集成电路版图设计
西南科技大学
一、紧凑型版图
经验法则:通过小的、易于理解的功能模块构造大 的设计。 设计目标是使版图紧凑,在设计器件时应尽可能利 用矩形。
西南科技大学
集成电路版图设计
西南科技大学
4、二选一电路
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
三、CMOS主从D触发器的棍棒图画法
集成电路版图设计
西南科技大学
棍棒图与原理图对照
集成电路版图设计
西南科技大学
集成电路版图设计
西南科技大学
共用前的版图
集成电路版图设计
共用后的版图
集成电路版图设计
西南科技大学
实现源漏共用设计:晶体管有两 个端点A和V+,将它们在左边第一个栅的两边分 别标注。
NMOS版图
集成电路版图设计 西南科技大学
为了找到源漏共用的晶体管,建议把扩散区拆成 几段
集成电路版图设计
西南科技大学
改进:设法减小版图的面积。利用源漏共用,除去一些断 开点,试着连接V+端。 将第二个晶体管左右翻转。能达到的最好的结果:
集成电路版图设计
西南科技大学
MOS晶体管
1、用一条水平的棒状图形来表示P型扩散区并使其位于图的顶部, 以另一条水平的棒状图形表示N型扩散区并使其位于图的底部。 2、在棒状图中,多晶硅、扩散区以及连线都可以用一条简单的线 来表示 3、多晶硅与扩散区交叉的时候表示一个晶体管。通常棒状图中, 将p型器件放置在顶部,n型器件放置在底部。以“x”表示器 件接触点连接的位置。一两条平行的竖线表示扩散区断开点 的位置。